# TEMA2. DISEÑO DEL REPERTORIO DE INSTRUCCIONES

- 2.1 Taxonomía de las arquitecturas a nivel lenguaje máquina.
- 2.2 Las máquinas de registros de propósito general (GPR).
- 2.3 Direccionamiento de la memoria
  - a. Ordenación de los bytes y alineamiento
  - b. Modos de direccionamiento e índices de utilización.
  - c. Modo de direccionamiento desplazamiento
  - d. Modo de direccionamiento inmediato
  - e. Codificación de los modos de direccionamiento
- 2.4 Repertorio de instrucciones
  - a. Tipos de operaciones
  - b. Repertorio de instrucciones M-M frente a R-R
  - c. Instrucciones de control
- 2.5 Tipo y tamaño de los operandos
- 2.6 La arquitectura como objeto del compilador
- 2.7 Algunos repertorios de instrucciones

# TEMA 2. DISEÑO DEL REPERTORIO DE INSTRUCCIONES

# 2.1. Taxonomía de las arquitecturas a nivel lenguaje máquina.

Clasificación de los repertorios de instrucciones atendiendo a diferentes criterios:

# Almacenamiento de operandos en la CPU

Se refiere al lugar de almacenamiento de los operandos en la CPU (además de en memoria). Es el factor distintivo más importante entre las arquitecturas a nivel lenguaje máquina. Todas las arquitectura, prácticamente, tienen algún almacenamiento temporal en CPU.

# **Operandos explícitos**

Número de operandos explícitos en las instrucciones. El número de operandos explícitos por instrucción está condicionado por el tipo de almacenamiento temporal en CPU.

# Posición del operando

Posibilidad de expresar operandos de instrucciones ALU en memoria o exclusivamente en registros de la CPU. Modos de especificación de los operandos en memoria. Este es un factor importante entre los repertorios recientes.

# **Operaciones**

Tipo de operaciones proporcionadas por el repertorio de instrucciones. Este factor tiene poca interacción con otros factores de la arquitectura.

# Tipo y tamaño de los operandos

Tipo y tamaño de cada operando y modo de especificarlo. Este factor es bastante independiente de otras elecciones.

# Tipo de almacenamiento interno de la CPU

Es una de las cuestiones más importantes. Las alternativas fundamentales son las siguientes:

# Arquitectura de pila

Los operandos en una arquitectura de pila están implícitamente en la cima de la pila.

# Arquitectura de acumulador

En una arquitectura de acumulador, un operando está implícitamente en el acumulador.

# Arquitectura de registros de propósito general

Las arquitecturas de registros de propósito general tienen sólo operandos explícitos, en registros o en posiciones de memoria.

# Ejemplos de almacenamiento de operandos en la CPU.

Consideramos una instrucción de dos operandos fuente y uno resultado.

| Tipo de almacenamiento temporal | Ejemplos               | Operandos<br>explícitos por<br>instrucción | Destino del<br>resultado | Acceso a operandos explícitos              |
|---------------------------------|------------------------|--------------------------------------------|--------------------------|--------------------------------------------|
| Pila                            | B5500,<br>HP3000/70    | 0                                          | Pila                     | Apilar y desapilar                         |
| Acumulador                      | PDP-8<br>Motorola 6809 | 1                                          | Acumulador               | Cargar/ almacenar acumulador               |
| GPR                             | IBM 360<br>DEC VAX     | 2 o 3                                      | Registros o memoria      | Cargar/almacenar<br>registros o<br>memoria |

# **Tres ejemplos**: Secuencia de código C=A+B en las tres clases de repertorios de instrucciones.

| Pila   | Acumulador | Registro    |
|--------|------------|-------------|
| Push a | Load a     | Load R1, a  |
| Push b | Add b      | Add R1, b   |
| Add    | Store c    | Store c, R1 |
| Pop c  |            |             |

<sup>(</sup>a, b, c están en memoria).

# Tendencia actual, GPR

Las máquinas más antiguas utilizaban arquitecturas de pila y acumulador.

En la última década se han utilizado frecuentemente las arquitecturas GPR, por dos razones:

Los registros tienen acceso más rápido que la memoria

Los registros son más fáciles de utilizar por los compiladores.

Nos centraremos en las arquitecturas GPR.

# 2.2 Las máquinas de registro de propósito general. GPR.

La ventaja más importante de las arquitecturas GPR es la **utilización efectiva de los registros** por parte del compilador.

Los registros permiten una **ordenación más flexible** que las pilas o acumuladores a la hora de **evaluar expresiones**.

Los registros pueden utilizarse para que contengan variables.

Esto reduce el tráfico de memoria y acelera el programa (los registros son más rápidos que la memoria).

Mejora la densidad de código (un registro se nombra con menos bits que una posición de memoria).

Los escritores de compiladores prefieren que todos los **registros** sean **no reservados** para **ubicar las variables de forma más flexible**.

El **número de registros** necesario **depende** del uso del **compilador**, reservando registros para:

**Evaluar expresiones.** 

Paso de parámetros.

Ubicar variables. Según algoritmo de ubicación utilizado.

# Clasificación de las arquitecturas GPR.

Atendiendo al **número de operandos** de instrucciones ALU

#### Tres operandos

Un operando resultado y dos operandos fuente

#### Dos operandos

Un operando es fuente y destino

Atendiendo al **número de operandos** que se pueden direccionar **en memoria** en instrucciones ALU. (De cero a tres).

#### Registro-registro (carga almacenamiento).

Máquinas sin referencia a memoria para las instrucciones ALU. Las operaciones ALU sólo presentan operandos como registros de la CPU.

#### Registro memoria

Se permite un sólo operando referenciando la memoria.

# Memoria memoria

Se permite más de un operando referenciando la memoria.

# Ventajas y desventajas de las arquitecturas GPR

| Tipo                | Ventajas                                                                                                                                                 | Desventajas                                                                                                                                                                                                                                         |
|---------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| Registro-registro   | <ul> <li>Codificación simple, instrucciones de longitud fija.</li> <li>Las instrucciones emplean números de ciclos similares para ejecutarse.</li> </ul> | •Mayor recuento de instrucciones que las arquitecturas con referencias a memoria.                                                                                                                                                                   |
| Registro-memoria    | •Los datos pueden ser accedidos sin cargarlos primero.                                                                                                   | <ul> <li>Se destruye un operando fuente.</li> <li>Codificar un número de registro y una dirección de memoria en cada instrucción puede restringir el número de registros.</li> <li>Los ciclos de instrucción varían según los operandos.</li> </ul> |
| Memoria-<br>memoria | <ul><li>No se emplean registros para temporales.</li><li>Código más compacto.</li></ul>                                                                  | <ul> <li>Gran variación en el tamaño de las instrucciones.</li> <li>Gran variación en el trabajo por instrucción.</li> <li>Los accesos a memoria crean cuellos de botella en memoria.</li> </ul>                                                    |

# En general:

Máquinas R-R con menos alternativas (más simples), son más fáciles de implementar pero incrementan los recuentos de instrucciones.

Máquinas R-M con **más alternativas** y formatos más complejos, incrementan la complejidad de implementación pero decrementan el recuento de instrucciones.

# Ejemplos de máquinas con diferentes alternativas:

| Número de<br>direcciones de<br>memoria por<br>instrucción ALU | Número de<br>operandos por<br>instrucción<br>ALU | Ejemplos                                      |
|---------------------------------------------------------------|--------------------------------------------------|-----------------------------------------------|
| 0                                                             | 2                                                | IBM RT-PC                                     |
|                                                               | 3                                                | SPARC, MIPS, HP Precision Architecture        |
| 1                                                             | 2                                                | PDP-10, Motorola 68000,                       |
|                                                               | 3                                                | Parte del IBM 360 (instrucciones RS)          |
| 2                                                             | 2                                                | PDP-11, National 32x32                        |
|                                                               | 3                                                | Parte del IBM 360 (instrucciones SS)          |
| 3                                                             | 3                                                | VAX (también tiene formatos de dos operandos) |

### 2.3. Direccionamiento de la memoria.

Las arquitecturas deben definir cuantas direcciones de memoria son interpretadas y como se especifican.

Muchas arquitecturas direccionan por bytes y proporcionan acceso a bytes (8 bits), medias palabras (16 bits), palabras (32 bits) y dobles palabras (64 bits).

# a. Ordenación de los bytes y alineamiento

### La ordenación de los bytes de las palabras

Existen dos convenios utilizados para ordenar los bytes de una palabra. Ordenación "Little Endian" y ordenación "Big Endian". Estos términos provienen de un famoso artículo de Cohen[1981] que establece una analogía entre la discusión sobre por que extremo de byte comenzar y la discusión de los Viajes de Gulliver sobre que extremo del huevo abrir.

### La ordenación Little endian (extremos pequeño)

La dirección de un dato es la dirección del byte menos significativo. DEC PDP11, VAX y 80x86 siguen el modelo Little endian.



# La ordenación Big endian (extremo grande)

La dirección de un dato es la dirección del byte más significativo IBM 360/370, los Motorola 680x0 siguen el modelo Big endian.



La ordenación se puede aplicar también a los bits, pero muy pocas arquitecturas proporcionan instrucciones para acceder a los bits por su dirección.

La ordenación de los bytes puede ser un problema cuando se intercambian datos entre máquinas con diferentes ordenaciones.

#### Por ejemplo el 80x86 tiene ordenación little endian

Reservando 5 palabras (16 bits) inicializadas a 5

```
N EQU 5
DATOS1 SEGMENT
VECT1 DW N DUP(5)
VECT2 DW N DUP(7)
DATOS1 ENDS
```

El segmento de datos contiene Menor peso

| Menor peso |            | /  | May | or pe | so |    |    |    |   |   |   |   |  |
|------------|------------|----|-----|-------|----|----|----|----|---|---|---|---|--|
| ds:0000    | <b>Q</b> 5 | 00 | 05  | 00    | 05 | 00 | 05 | 00 | ÷ | ÷ | ÷ | * |  |
| ds:0008    | 05         | 00 | 07  | 00    | 07 | 00 | 07 | 00 | * | • | • | • |  |
| ds:0010    | 07         | 00 | 07  | 00    | 00 | 00 | 00 | 00 | • | • |   |   |  |
| ds:0018    | 00         | 00 | 00  | 00    | 00 | 00 | 00 | 00 |   |   |   |   |  |

# Alineamiento de los accesos a los objetos de memoria.

En algunas máquinas los accesos a los objetos mayores de un byte deben estar alineados.

Un acceso a un objeto mayor de un byte en la dirección A y en una memoria de tamaño n bytes (ancho de palabra) en su bus de datos, esta alineado, si la dirección A mod n = 0

El acceso no alineado a los datos puede empeorar el tiempo de ejecución del programa debido a la necesidad de realizar varios accesos a memoria para completar un acceso.

**Ejemplo:** Que ocurre en un sistema con un bus de datos de 32 bits al acceder a una palabra no alineada.



**Ejemplo**: Que ocurre en el 80x86 cuando se realiza un acceso a una palabra no alineada (sistema con un bus de 16 bits a memoria).



# b. Modos de direccionamiento

Los modos de direccionamiento se refieren a la forma en que las arquitecturas especifican la dirección de un objeto.

En las arquitecturas GPR un modo de direccionamiento puede especificar una constante, un registro o una posición de memoria.

En caso de ser una posición de memoria, la dirección real especificada por el modo de direccionamiento se denomina *dirección efectiva*.

Los nombres de los modos de direccionamiento de la tabla pueden diferir entre arquitecturas

| Modo de                               | Ejemplo                 | Significado                      | Cuando se usa                                                                                                                                           |
|---------------------------------------|-------------------------|----------------------------------|---------------------------------------------------------------------------------------------------------------------------------------------------------|
| direccionamiento                      |                         |                                  |                                                                                                                                                         |
| Registro                              | Add R4, R3              | R4←R4+R3                         | Cuando un valor está en un registro                                                                                                                     |
| Inmediato o literal                   | Add R4, #3              | R4←R4+3                          | Para constantes. En algunas<br>máquinas, literal e inmediato son<br>dos modos diferentes de<br>direccionamiento                                         |
| Desplazamiento                        | Add R4, 100(R1)         | $R4 \leftarrow R4 + M[100 + R1]$ | Acceso a variables locales                                                                                                                              |
| Registro diferido o indirecto         | Add R4, (R1)            | R4←R4+ M[R1]                     | Acceso utilizando un puntero o una dirección calculada                                                                                                  |
| Indexado                              | Add R3,<br>(R1+R2)      | R3←R3+M[R1+R2]                   | A veces útil en direccionamiento de arrays- R1 base del array; R2 índice.                                                                               |
| Directo o absoluto                    | Add R1, (1001)          | R1←R1+M[1001]                    | A veces útil para acceder a datos<br>estáticos; la constante que<br>especifica la dirección puede<br>necesitar ser grande                               |
| Indirecto o<br>diferido de<br>memoria | Add R1, @(R3)           | R1←R1+M[M[R3]]                   | Si R3 es la dirección de un<br>puntero p, entonces el modo<br>obtiene *p                                                                                |
| Autoincremento                        | Add R1, (R2)+           | R1←R1+M[R2]<br>R2←R2+d           | Util para recorridos de arrays en<br>un bucle. R2 apunta al principio<br>del array; cada referencia<br>incrementa R2 en el tamaño de<br>un elemento, d. |
| Autodecremento                        | Add R1, -(R2)           | R2←R2-d<br>R1←R1+M[R2]           | El mismo uso que autoincremento. Autoincremento/decremento también puede utilizarse para realizar una pila mediante introducir y sacar (push y pop)     |
| Escalado o índice                     | Add R1, 100<br>(R2)[R3] | R1←R1+M[100+R2+<br>R3*d]         | Usado para acceder a arrays por índice. Puede aplicarse a cualquier modo de direccionamiento básico en algunas máquinas.                                |

Los modos de direccionamiento reducen significativamente el recuento de instrucciones, pero hacen más compleja la construcción de una máquina, pudiendo incrementar el CPI medio.

El arquitecto de computadores debe elegir que modos de direccionamiento incluir en el computador. Para tomar estas decisiones será útil estudiar la frecuencia con que se utilizan los diferentes modos de direccionamiento.

En la figura vemos los resultados de medir la frecuencia de utilización de los modos de direccionamiento en los benchmark SPEC (gcc, spice, Tex) en el VAX que soporta todos los modos mostrados. Estas medidas son bastante independientes de la arquitectura.

Observamos que el direccionamiento inmediato y desplazamiento dominan la utilización de los modos de direccionamiento.



# c. Modo de direccionamiento desplazamiento

¿Cuál es el rango más frecuente de desplazamientos en este modo de direccionamiento?

La respuesta a esta pregunta indicará que tamaño soportar. Escoger el tamaño del campo de desplazamiento es importante porque afecta directamente a la longitud de la instrucción.

Se observa que los valores de los desplazamientos están ampliamente distribuidos.



El eje x representa log<sub>2</sub> del desplazamiento, es decir, el tamaño del campo requerido para representar la magnitud del desplazamiento.

Aunque hay un gran número de valores pequeños también hay un número razonable de valores grandes. La amplia distribución de los valores de desplazamiento se debe a múltiples áreas de almacenamiento para las variables y diferentes desplazamientos utilizados para accederlas.

Estos datos se tomaron en la arquitectura MIPS, mostrando la media de cinco programas de SPECint92 (compress, espresso, eqntott, gcc, li) y la media de cinco programas SPECfp92 (dudoc, ear, hydro2d, mdljdp2, su2cor).

Desplazamientos en bits para diferentes arquitecturas: VAX (8,16,32); IBM360 (12) ; DLX (16); 80x86 (8,16).

#### d. Modo de direccionamiento literal o inmediato

Los inmediatos se utilizan frecuentemente en:

Operaciones aritméticas

Comparaciones (principalmente para saltos)

Transferencias para poner una constante en un registro. Este caso se presenta para:

Constantes escritas en el código que tienden a ser pequeñas.

Constantes de direcciones que pueden ser grandes.

Para el uso de los inmediatos es importante plantearse dos cuestiones:

¿Que operaciones necesitan soportar inmediatos?

¿Qué rango de valores es necesario para los inmediatos?

# **Operaciones con inmediatos**

En el siguiente gráfico vemos la frecuencia de los inmediatos para distintos tipos de operaciones.



Aproximadamente la mitad de las operaciones de la ALU tienen un operando inmediato. Más del 85% de las operaciones de comparación utilizan un operando inmediato. Aproximadamente un 30% de las operaciones de carga utilizan un operando inmediato (carga inmediata).

Las medidas se tomaron en una arquitectura MIPS R2000.

# Rango de valores de los inmediatos

El tamaño de los valores inmediatos afecta a la longitud de la instrucción.

El siguiente gráfico muestra la distribución de valores inmediatos: Los valores inmediatos pequeños son los más intensamente utilizados, aunque se usan inmediatos grandes en el cálculo de direcciones.



El eje x muestra el número de bits necesarios para representar la magnitud de un valor inmediato.

La inmensa mayoría de los valores inmediatos son positivos menos un 6% aproximadamente negativos.

Los datos se tomaron en un VAX.

Dimensión de los inmediatos en bits para diferentes arquitecturas: VAX (8,16,32); IBM360 (8) ; DLX (16); 80x86 (8,16).

#### e. Codificación de los modos de direccionamiento

La codificación de los modos de direccionamiento puede realizarse de varias formas:

Codificación incluida en el código de operación: Para un pequeño número de modos de direccionamiento o combinaciones modo de direccionamiento/código de operación, el modo de direccionamiento puede codificarse en el código de operación. Por ejemplo el IBM 360 tiene 5 modos de direccionamiento y la mayoría de las operaciones utilizan sólo uno o dos modos.

**Especificador de direcciones separado para cada operación:** En muchas ocasiones se necesita este especificador para indicar el modo de direccionamiento que esta usando cada operando.

Cuando se codifican las instrucciones, el número de registros y el de modos de direccionamiento tienen un impacto significativo.

El arquitecto debe equilibrar diversas tendencias al codificar el repertorio de instrucciones:

El interés de disponer del mayor número posible de registros y modos de direccionamiento.

El impacto del tamaño de los campos de los registros y de los modos de direccionamiento en el tamaño medio de la instrucción.

El interés de tener instrucciones codificadas en longitudes fáciles de manejar e implementar.

# Tres opciones populares para codificar los modos de direccionamiento

a) Variable (VAX)

| Operación y nº de operandos | Especificador de dirección 1 | Campo de dirección 1 |  | Especificador de dirección 1 | Campo de dirección 1 |
|-----------------------------|------------------------------|----------------------|--|------------------------------|----------------------|
|-----------------------------|------------------------------|----------------------|--|------------------------------|----------------------|

b) Fijo (DLX, MIPS, PowerPC, Precision Architecture, SPARC, )

| Operación | Campo de dirección 1 | Campo de dirección 2 | Campo de dirección 3 |
|-----------|----------------------|----------------------|----------------------|
|-----------|----------------------|----------------------|----------------------|

c) Hibrido (IBM 360,370)

| Operación | Especificador de dirección | Campo de dirección   |                      |
|-----------|----------------------------|----------------------|----------------------|
| Operación | Especificador de dirección | Campo de dirección 1 | Campo de dirección 2 |

#### Variable:

Permite cualquier modo de direccionamiento con cualquier operador. Interesante con un número alto de modos de direccionamiento y operaciones. Consigue un menor recuento de instrucciones en los programas pero las instrucciones individuales varían en talla y cantidad de trabajo. Ejemplo VAX.

### Fija:

Combina la operación y el modo de direccionamiento en el código de operación. Frecuentemente tiene un tamaño único para todas las instrucciones. Interesante con un número reducido de modos de direccionamiento y operaciones. Son más fáciles de decodificar e implementar pero conducen a recuentos de instrucciones altos. Ejemplo DLX.

#### Híbrida:

Esta alternativa reduce la variabilidad en talla y trabajo proporcionando varias longitudes de instrucción. Es una alternativa intermedia que persigue las ventajas de las anteriores: reducir recuento de instrucciones y formato sencillo de fácil implementación. Ejemplo IBM 360.

# 2.4. Repertorio de instrucciones.

# a. Tipos de operaciones

Estudiamos en este apartado los tipos de operaciones más frecuentes, presentes en los repertorios de instrucciones.

| Tipo de operación   | Ejemplo                                                           |
|---------------------|-------------------------------------------------------------------|
| Aritmético y lógico | Operaciones lógicas y aritméticas enteras: suma, and, resta, or   |
| Transferencias de   | Cargas y almacenamientos                                          |
| datos               |                                                                   |
| Control             | Salto, bifurcación, llamada y retorno de procedimiento, traps     |
| Sistema             | Llamada al sistema operativo, instrucciones de gestión de memoria |
|                     | virtual                                                           |
| Punto flotante      | Operaciones de punto flotante: suma, multiplicación               |
| Decimal             | Suma decimal, multiplicación decimal, conversiones de decimal a   |
|                     | caracteres                                                        |
| Cadenas             | Transferencia de cadenas, comparación de cadenas, búsqueda de     |
|                     | cadenas                                                           |
| Gráficos            | Operaciones sobre pixels, operaciones de compresión               |
|                     | descompresión                                                     |

Todas las máquinas proporcionan, generalmente, un repertorio completo de operaciones para las tres primeras categorías. El soporte para las funciones del sistema varía entre arquitecturas. La incorporación de operación en punto flotante es muy frecuente incluso en repertorios reducidos.

Las tres últimas categorías pueden no estar presentes en algunas arquitecturas. Otras arquitecturas, de repertorio más extenso, pueden contener un amplio repertorio en las tres categorías.

Una regla de comportamiento común a todas las arquitecturas es que las instrucciones utilizadas más extensamente de un conjunto de instrucciones son las operaciones simples. Por ejemplo vemos 10 instrucciones simples del 80x86 que contabilizan el 96% de las instrucciones ejecutadas. El diseñador debe esforzarse en hacer rápidas estas instrucciones:

|    | Instrucciones 80x86 | Promedio |
|----|---------------------|----------|
| 1  | Load                | 22%      |
| 2  | Salto condicional   | 20%      |
| 3  | Comparación         | 16%      |
| 4  | Store               | 12%      |
| 5  | Add                 | 8%       |
| 6  | And                 | 6%       |
| 7  | Sub                 | 5%       |
| 8  | Move reg-reg        | 4%       |
| 9  | Call                | 1%       |
| 10 | Return              | 1%       |
|    | Total               | 96%      |

# b. Repertorios de instrucciones memoria memoria frente a carga almacenamiento.

Vamos a estudiar el comportamiento de los benchmarks ejecutados en diferentes arquitecturas (carga-almacenamiento y memoria-memoria). La tecnología de compiladores es diferente para estas arquitecturas afectando a las medidas globales.

Estudiamos la frecuencia de tres operaciones básicas:

Referencias a memoria

Operaciones de la ALU

Instrucciones de flujo de control (saltos y bifurcaciones)

Observamos en la figura las frecuencias para una arquitectura carga/almacenamiento (DLX) y para una arquitectura memoria/memoria (VAX).



En la máquina de carga almacenamiento, los movimientos de datos son cargas o almacenamientos. En la máquina memoria-memoria los movimientos de datos incluyen transferencias entre dos posiciones (según los operandos registros o posiciones de memoria). La mayoría de los movimientos de datos involucra un registro y una posición de memoria.

La máquina de carga almacenamiento muestra un mayor porcentaje de movimientos de datos ya que para operar con los datos deben transferirse a los registros.

La frecuencia relativa más baja para los saltos de la arquitectura carga/almacenamiento es consecuencia del uso de más instrucciones de los otros tipos.

# Observamos en la figura para las mismas máquinas y programas:

El recuento absoluto de instrucciones ejecutadas Referencias a datos en memoria (cargas, almacenamientos, ALU mem)

Se observa que la máquina carga almacenamiento requiere más instrucciones. Esto no implica nada respecto al rendimiento de estas arquitecturas.

Podríamos deducir de los recuentos globales de instrucciones que el número de referencias a datos realizadas por las arquitecturas carga/almacenamiento es mayor. Sin embargo los datos de la figura indican lo contrario (más referencias a datos en mem/mem que en l/s).

En las arquitecturas mem/mem se realizan referencias a datos no sólo con operaciones de transferencia sino con las ALU. La diferencia en las referencias a los datos surge de las mejores posibilidades de ubicación de registros de las arquitecturas l/s.

Las diferencias entre las referencias a datos de las arquitecturas mem-mem y las l/s equilibra la diferencia entre referencias a instrucciones.



# c. Instrucciones de control

Utilizaremos el término bifurcación (jump) para los cambios en el control que sean incondicionales y salto (branch) cuando sean condicionales.

Distinguimos cuatro tipos de cambios del flujo de control:

- 1. Saltos condicionales
- 2. Bifurcaciones
- 3. Llamadas a procedimientos
- 4. Retornos de procedimiento

Vemos en el siguiente gráfico la frecuencia de las instrucciones de flujo de control para una máquina de carga almacenamiento:



Los saltos condicionales son los que más se utilizan.

# Formas de especificar el destino del salto:

La dirección destino del salto se especifica siempre. Esta dirección, en la mayoría de los casos, se especifica explícitamente, siendo el retorno de procedimiento la excepción más importante (el destino no se conoce en tiempo de compilación ya que el procedimiento se puede llamar desde varios puntos y en consecuencia los retornos pueden ser a varios puntos).

#### Saltos relativos al PC

La dirección se especifica mediante un desplazamiento que se suma al contador de programa o PC. Normalmente la posición destino del salto es cercana a la actual y especificar el salto requiere pocos bits.

#### Saltos no relativos al PC

Para implementar retornos y saltos a direcciones concretas en los que el destino del salto no se conoce en tiempo de compilación y es necesario especificarlo dinámicamente. Para ello se puede nombrar un registro que contenga la dirección del destino; alternativamente, el salto puede permitir que se utilice cualquier modo de direccionamiento.

El diseñador debe conocer la magnitud de los desplazamientos para ver como afecta a la longitud y codificación de la instrucción. Vemos en el siguiente gráfico las distancias de los saltos relativos al PC, en función del número de instrucciones entre el destino y la instrucción de salto.



Los saltos más frecuentes en los programas enteros están entre 3 y 5 instrucciones, aproximadamente un 25%. En los programas en punto flotante los saltos de 2 instrucciones son los más frecuentes.

Esto indica que los campos de desplazamientos cortos son suficientes con frecuencia. 8 bits cubren el 93% de los casos.

Estas mediadas fueron tomadas en una arquitectura carga almacenamiento (DLX).

# Formas de especificar la condición del salto:

Otra cuestión importante es como especificar la condición de salto. Las tres técnicas principales son:

### Código de condición

Los saltos examinan bits especiales inicializados por las operaciones de la ALU.

**Ejemplo:** 

SUB R1, R2, R3; R1=R2-R3

CMP R1, #0; Si R1=0 el indicador z=1

BEQ eti; Salta si z=1

Ventaja: Las comparaciones pueden eliminarse en algún caso.

**Inconveniente**: Problemas en máquinas segmentadas derivados de la posible utilización simultanea de z desde varias instrucciones.

### Registro de condición

Los saltos examinan registros arbitrarios con el resultado de una comparación.

Ejemplo:

SUB R1, R2, R3; R1=R2-R3

SEQ R10, R1, #0; Si R1=0 se actualiza R10 con un 1

BNEZ R10,eti; Salta si R10<>0

Ventaja: Independencia entre la operación y el registro implicado.

Inconveniente: Se consume un registro.

#### Comparación y salto

La comparación es parte del salto, permitiendo saltar con una sola instrucción, si bien puede ser demasiado trabajo por instrucción.

Ejemplo:

SUB R1, R2, R3; R1=R2-R3

C&B R1, #0, eti; Si R1=0 salta a etiqueta. **Ventaja**: Reducción del recuento de instrucciones.

Inconveniente: Puede ser demasiado trabajo para una instrucción,

aumentando el CPI o el clk.

La mayor parte de las comparaciones son test de igualdad desigualdad y un gran número son comparaciones con 0 (aproximadamente un 50% son test de igualdad con 0).



# Saltos efectivos y no efectivos

Un salto es efectivo si se realiza, es decir si la condición de salto es verdadera, siendo no efectivo en caso contrario.

25% de saltos son hacia atrás (bucles), donde el 90% son efectivos.

75% de saltos son hacia delante, donde el 50% son efectivos.

0,25\*0,9+0,75\*0,5=0,6 El 60% de los saltos son efectivos.

Esta afirmación podrá ser utilizada en las técnicas de predicción de salto que se estudiarán en la segmentación.

# 2.5 Tipo y tamaño de los operandos

Un problema fundamental es la forma de designar el tipo de operando. Hay dos alternativas importantes:

### En el código de operación:

El tipo de operando se expresa en el código de operación. Es el método utilizado con más frecuencia

#### **Datos identificados o autodefinidos:**

El dato se anota con identificadores que especifican el tipo de cada operando y que son interpretados por el hardware. Son extremadamente raras. Arquitecturas de Burroughs. Symbolics para implementaciones LISP.

#### Tamaños más comunes de los operandos:

Byte (8 bits) Media palabra (16 bits) Palabra (32 bits) Doble palabra (64 bits)

#### Codificaciones más comunes de los operandos:

# **Los caracteres** se presentan como:

EBCDIC: utilizado por las arquitecturas de grandes computadores IBM. ASCII: (128 ASCII estandar y 128 ASCII extendido). Muy difundido.

**Los enteros**: Representación en complemento a 2 muy difundida.

**Punto flotante**: El estándar más difundido en la actualidad es el 754 de IEEE.

**Precisión simple**: 32 bits (1+8+23 signo, exponente, mantisa). **Precisión doble**: 64 bits (1+11+52 signo, exponente, mantisa).

Precisión simple extendida: Precisión doble extendida:

Los formatos extendidos se utilizan para evitar errores y desbordamientos en operaciones intermedias aumentando el número de bits de mantisa y exponente. Dependen de implementaciones

**Cadenas de caracteres**: Algunas arquitecturas soportan operaciones sobre cadenas de caracteres ASCII (comparaciones, desplazamientos...)

**Decimales**: Algunas arquitecturas soportan un formato denominado habitualmente decimal empaquetado. Se utilizan 4 bits para codificar los valores 0-9, y en cada byte se empaquetan dos dígitos decimales.

# Distribución de los accesos a los datos por tamaños:

Los accesos a los tipos principales de datos (palabra y doble palabra) dominan claramente.



Se observa el predominio de operandos enteros de 32 bits y operandos en coma flotante de 64 bits (IEEE 754).

# 2.6 La arquitectura como objeto del compilador

La mayor parte de la programación se realiza en lenguajes de alto nivel. Por lo tanto, la mayoría de las instrucciones ejecutadas son la salida de un compilador.

Una arquitectura a nivel lenguaje máquina es esencialmente un objeto del compilador. Por lo tanto, la comprensión de la tecnología de compiladores es fundamental para el arquitecto de computadores.

# Estructura de los compiladores recientes

Los compiladores actuales constan de varios pasos o fases que transforman representaciones de más alto nivel en representaciones progresivamente de más bajo nivel, alcanzando el repertorio de instrucciones.



# Dos preguntas importantes para el arquitecto de computadores

# ¿Cuantos registros se necesitan para ubicar las variables?

La óptima ubicación de las variables en los registros depende del número de registros de propósito general y de la estrategia de ubicación del compilador.

La ubicación de registros influye tanto en la aceleración del código (acceso a registros frente a acceso a memoria) como en hacer útiles otras optimizaciones. Por ejemplo, en la eliminación global de subexpresiones comunes (encontrar dos instancias de una expresión que calculan en mismo valor y guardar el valor de forma temporal), para que la optimización sea efectiva el valor temporal debe almacenarse en un registro, el coste de almacenar en memoria y recargarlo puede anular el afecto de la mejora.

Los algoritmos de ubicación de registros están basados en una técnica denominada coloreado de grafos, cuyo funcionamiento mejora cuando al menos existen 16 registros (preferiblemente más) de propósito general, disponibles para ubicación de variables enteras y algunos adicionales para las variables de punto flotante. Por ejemplo DLX proporciona 32 enteros y 32 para trabajo en punto flotante.

Por otro lado el disponer de un número de registros elevado puede complicar la arquitectura y el repertorio de instrucciones.

# ¿Cómo influyen las técnicas de optimización en la mezcla de instrucciones?

El gráfico nos puede ayudar a analizar esta pregunta. Los datos se tomaron en una arquitectura carga-almacenamiento.

El efecto más inmediato de la optimización es la reducción del recuento global de instrucciones.

La frecuencia de los saltos disminuye más lentamente que las referencias a memoria y las operaciones ALU. Las estructuras de control son las más difíciles de reducir y hacer más rápidas por parte del compilador.



Observamos los millones de instrucciones ejecutadas para gcc, Tex y spice (spice decenas de millones). Los programas no optimizados ejecutan el 21%, 58% y 30% más instrucciones para gcc, spice y Tex respectivamente.

# Propiedades de los repertorios de instrucciones que ayudan al escritor de compiladores:

### Ortogonalidad:

Los tres componentes principales de un repertorio de instrucciones, operaciones, tipos de datos y modos de direccionamiento deben ser ortogonales. Dos aspectos de una arquitectura se dice que son ortogonales si son independientes.

Por ejemplo, las operaciones y los modos de direccionamiento son ortogonales si para cada operación (a la que se le pueda aplicar un cierto modo de direccionamiento) son aplicables todos los modos de direccionamiento.

La ortogonalidad ayuda a simplificar la generación de código.

Un buen contraejemplo es restringir los registros que se pueden utilizar para un cierto tipo de instrucción. Esto puede dar lugar a que el compilador tenga muchos registros disponibles pero ninguno del tipo correcto.

### **Proporcionar primitivas y no soluciones:**

Intentos de soportar lenguajes de alto nivel no han tenido éxito.

# Proporcionar información de las secuencias alternativas de código de rendimiento óptimo:

Una de las tareas del escritor de compiladores es imaginar la secuencia de instrucciones óptima para cada segmento de código.

Con las últimas técnicas de mejora del rendimiento (caches, segmentación...) mediadas como el número de instrucciones o el tamaño del código no son representativas. El arquitecto debe ayudar al diseñador de compiladores a realizar esta tarea

# 2.7 Algunos repertorios de instrucciones.

Vamos a examinar algunas arquitecturas específicas y medidas detalladas de estas.

Hemos escogido cuatro máquinas para examinarlas:

- VAX de DEC (ha durado 10 años, década de los 80, y cientos de miles de unidades).
- **IBM 360** (ha durado 25 años decadas 70 y 80, y cientos de miles de unidades).
- **Intel 8086** Es el computador de propósito general más popular del mundo. (más de 10 millones de máquinas). Decada de los 80 y 90.
- DLX Maquina genérica de carga almacenamiento muy popular desde finales de los 80.

# 2.7.1 La arquitectura VAX de DEC

Los procesadores de la familia VAX (Virtual Address Extension) tienen una arquitectura de 32 bits, complementada con el sistema operativo VAX/VMS, que permite el trabajo con memoria virtual.

#### Los tres sistemas iniciales

- 1. VAX 11/730: Es el modelo más barato.
- 2. VAX 11/750: Es el modelo medio.
- 3. VAX 11/780: Es el modelo más potente, destinado al manejo de grandes bases de datos y ejecución de procesos de altos requerimientos.

El primer modelo, el VAX-11/780, apareció en 1977 como una extensión de 32 bits del PDP-11; soportando una sintaxis similar para el lenguaje ensamblador, los mismos tipos de datos y soporte de emulación del PDP-11.

Uno de los objetivos fue facilitar la tarea de escritura de compiladores y sistemas operativos proporcionando una arquitectura altamente ortogonales.

Las demás arquitecturas que estudiaremos son subconjuntos del VAX en términos de instrucciones y modos de direccionamiento, por eso empezamos con el VAX.

El VAX es una máquina de registros de propósito general con un repertorio de instrucciones muy ortogonal.

#### Los registros

El VAX tiene 16 registros de propósito general de 32 bits, aunque cuatro de ellos son utilizados por la arquitectura.

| $K_0, K_{11}$   | Registros de proposito general                                                   |
|-----------------|----------------------------------------------------------------------------------|
| $R_{12}$        | (AP) Puntero de argumento, dirección de comienzo de lista argumentos de un proc. |
| $R_{13}$        | (FP) Puntero de región, empleado en las llamadas a procedimientos.               |
| $R_{14}$        | Es el puntero de pila.                                                           |
| R <sub>15</sub> | Es el PC (contador de programa).                                                 |

#### La doble palabra de estado del procesador

El VAX dispone de una palabra de estado de 32 bits. Los 16 bits de menor peso forman la palabra de estado del procesador. Los 16 bits de mayor peso tienen un carácter privilegiado.

El VAX puede **trabajar en varios modos** de privilegio: modo **núcleo** (nivel núcleo del S.O. máxima prioridad); modo **ejecutivo** (usado por las llamadas del sistema operativo); modo **supervisor** (nivel de interpretación de comandos...); modo **usuario** (utilidades compiladores, depuradores, menor privilegio).

Se utilizan códigos de condición para los saltos que son inicializados por las operaciones aritméticas, lógicas y de transferencia. Son los tres bits de menor peso de la palabra de estado del procesador.

#### La memoria

El bus de direcciones de la CPU es de 32 líneas, por lo tanto direcciones de hasta 4Gygabytes ( $2^{32}$ ) de memoria virtual.

La memoria sigue una ordenación little endian.

Una instrucción como la move transfiere datos entre dos posiciones direccionables cualesquiera:

Cargas: reg-mem
Almacenamientos: mem-reg
Transferencias r-r: reg-reg
Transferencias m-m: mem-mem

Observamos en la tabla los tipos de datos soportados:

| Bits | Tipo de dato          | Nuestro nombre   | Nombre de DEC                |
|------|-----------------------|------------------|------------------------------|
| 8    | Entero                | Byte             | Byte (B)                     |
| 16   | Entero                | Media palabra    | Palabra (W)                  |
| 32   | Entero                | Palabra          | Palabra larga (L)            |
| 64   | Entero                | Doble palabra    | Cuad palabra (Q)             |
| 128  | Entero                | Cuad palabra     | Octa-palabra (O)             |
| 32   | Punto flotante        | Simple precisión | F_flotante (F)               |
| 64   | Punto flotante        | Doble precisión  | D_flotante, G_flotante (D,G) |
| 128  | Punto flotante        | Huge (Enorme)    | H-flotante (H)               |
| 4n   | Decimal               | Empaquetado      | Empaquetado (P)              |
| 8n   | Cadena numérica       | Desempaquetado   | Cadenas numéricas (S)        |
| 8n   | Cadenas de caracteres | Caracter         | Caracter (C)                 |

La inicial del tipo de dato se utiliza con frecuencia para completar un nombre de código de operación. Por ejemplo cada instrucción mov transfiere un operando del tipo de dato indicado:

MOVB, MOVW, MOVL, MOVQ, MOVO, MOVF, MOVG, MOVD, MOVH, MOVC3, MOVP (No hay diferencia entre mover cadenas numéricas y de caracteres).

El VAX utiliza el nombre palabra para referenciar cantidades de 16 bits.

#### Modos de direccionamiento

Los modos de direccionamiento utilizados por el VAX son:

| Modo de direccionamiento                      | Sintaxis                          |
|-----------------------------------------------|-----------------------------------|
| Literal                                       | #valor                            |
| Inmediato                                     | #valor                            |
| Registro                                      | $R_n$                             |
| Registro diferido                             | $(R_n)$                           |
| Desplazamiento de byte/palabra/largo          | Desplazamiento (R <sub>n</sub> )  |
| Desplazamiento diferido de byte/palabra/largo | @Desplazamiento (R <sub>n</sub> ) |
| Escalado (indexado)                           | Modo base [R <sub>x</sub> ]       |
| Autoincremento                                | $(R_n)+$                          |
| Autodecremento                                | $-(R_n)$                          |
| Autoincremento diferido                       | $(Q(R_n)+$                        |

El modo literal sólo admite operandos de 6 bits mientras que el inmediato permite más bits.

Una instrucción VAX de tres operandos puede incluir desde 0 a tres referencias a memoria, cada una de las cuales puede utilizar cualquier modo de direccionamiento.

#### Modos de direccionamiento con el PC

Cuando se utilizan los **modos de direccionamiento con el PC**  $(R_{15})$  los modos son los siguientes:

Inmediato: El valor inmediato expresado en el programa incrementa el PC.

Absoluto: El flujo de instrucciones expresa una dirección absoluta de 32 bits.

Desplazamiento de byte/ palabra / largo: la base de desplazamiento es el PC

Desplazamiento diferido de byte/ palabra / largo: la base de desplazamiento es el PC

# Codificación de las operaciones VAX

Las instrucciones VAX constan de un código de operación seguido por cero o más especificadores de operandos.

El código de operación casi siempre es un solo byte que especifica: la operación, el tipo de dato y el número de operandos.

Las operaciones son ortogonales con respecto a los modos de direccionamiento.

La longitud de los especificadores de operando puede variar desde un byte a muchos.

El primer byte de cada especificador de operando consta de dos campos de 4 bits:

4 bits: Tipo del especificador de direcciones

4 bits: Registro que es parte del modo de direccionamiento

(Si se requiere especificar un desplazamiento, registros adicionales o un valor inmediato, se incrementa mediante aumentos de 1 byte)

La longitud de cada modo de direccionamiento es 1 byte más la longitud de cualquier desplazamiento o campo inmediato que este en el modo.

| Modo de direccionamiento | Sintaxis                          | Longitud en bytes          |
|--------------------------|-----------------------------------|----------------------------|
| Literal                  | #valor                            | 1 byte                     |
| Inmediato                | #valor                            | 1 + longitud del inmediato |
| Registro                 | $R_n$                             | 1                          |
| Registro diferido        | $(R_n)$                           | 1                          |
| Desplazamiento de        | Desplazamiento (R <sub>n</sub> )  | 1 + longitud del           |
| byte/palabra/largo       |                                   | desplazamiento             |
| Desplazamiento de        | @Desplazamiento (R <sub>n</sub> ) | 1 + longitud del           |
| byte/palabra/largo       |                                   | desplazamiento             |
| Escalado (indexado)      | Modo base [R <sub>x</sub> ]       | 1 + longitud del modo de   |
|                          |                                   | direccionamiento base      |
| Autoincremento           | $(R_n)+$                          | 1                          |
| Autodecremento           | -(R <sub>n</sub> )                | 1                          |
| Autoincremento diferido  | $(Q(R_n)+$                        | 1                          |

En consecuencia **el tamaño total de las instrucciones** se puede calcular **sumando 1 byte** (raramente 2) **del código de operación al tamaño de los especificadores** de operando.

**Ejemplo**: ¿Que longitud tiene la siguiente instrucción?

ADDL3 
$$R_1$$
,  $737(R_2)$ ,  $\#456$ 
 $1 + 1 + (1+2) + (1+4)$ 

**Operaciones del VAX**Las operaciones del VAX pueden dividirse en clases: (\* significa múltiples tipos de datos)

| Tipo           | Ejemplo (*)   | Significado de la instrucción                                                                              |
|----------------|---------------|------------------------------------------------------------------------------------------------------------|
| Transferencias |               | Transferencia de datos entre operandos de byte, media                                                      |
| de datos       |               | palabra, palabra o doble palabra                                                                           |
|                | MOV *         | Transferencia entre dos operandos                                                                          |
|                | MOVZB *       | Transfiere un byte a una o media palabra extendiéndolo con ceros                                           |
|                | MOVA *        | Transfiere dirección de operando                                                                           |
|                | PUSH *        | Introduce operando en pila                                                                                 |
| Aritmética     |               | Operaciones sobre bytes, enteros o lógicos, medias palabras                                                |
| lógica         |               | (16 bits), palabras (32 bits)                                                                              |
|                | ADD *         | Suma con dos o tres operandos                                                                              |
|                | CMP *         | Compara e inicializa códigos de condición                                                                  |
|                | TST *         | Compara con cero e inicializa códigos de condición                                                         |
|                | ASH *         | Desplazamiento aritmético                                                                                  |
|                | CLR *         | Pone a cero                                                                                                |
|                | CVTB *        | Byte de signo extendido para tamaño de tipo de datos                                                       |
| Control        |               | Saltos condicionales e incondicionales                                                                     |
|                | BEQL, BNEQ    | Salta igual/ no igual                                                                                      |
|                | BCS, BCC      | Salta acarreo a 1, salta acarreo a 0                                                                       |
|                | BRB, BRW      | Salto incondicional con un desplazamiento de 8 o 16 bits                                                   |
|                | JMP           | Bifurcación utilizando cualquier modo de direccionamiento                                                  |
|                | AOBLEQ        | Suma uno al operando y salta si resultado ≤ que 2º operando                                                |
|                | CASE          | Salto basado en el selector case                                                                           |
| Procedimiento  | G.177.G       | Llamada/retorno de procedimiento                                                                           |
|                | CALLS         | Llama a procedimiento con argumentos en pila                                                               |
|                | CALLG         | Llama a procedimiento con lista de parámetros estilo FORTRAN                                               |
|                | JSB           | Salta a subrutina guardando dirección de vuelta                                                            |
|                | RET           | Retorno de llamada de procedimiento                                                                        |
| Caracter       |               | Opera sobre campos de bits de longitud variable, cadenas de                                                |
| decimal de     |               | caracteres y cadenas decimales, ambas en formato de                                                        |
| campo de bits  |               | caracteres y BCD                                                                                           |
|                | EXTV          | Extrae un campo de bits (longitud variable) en palabra de 32 bits                                          |
|                | MOVC3         | Transfiere una cadena de caracteres de longitud dada                                                       |
|                | CMPC3         | Compara dos cadenas de caracteres de longitud dada                                                         |
|                | MOVC5         | Transfiere cadena de caracteres con truncación o ajuste                                                    |
|                | ADDP4         | Suma cadena decimal de longitud indicada                                                                   |
|                | CVTPT         | Convierte cadena decimal empaquetada en cadena de caracteres                                               |
| Punto flotante |               | Operaciones de punto flotante sobre formatos, D, F, G y H                                                  |
|                | ADDD          | Suma números flotantes en formato D en doble precisión                                                     |
|                | SUBD          | Resta números flotantes en formato D en doble precisión                                                    |
|                | MULF          | Multiplica en punto flotante en formato F en simple precisión                                              |
| ~.             | POLYF         | Evalúa un polinomio utilizando una tabla de coeficientes form F                                            |
| Sistema        | arn ar        | Cambio a modo de sistema, modifica registros protegidos                                                    |
|                | CHMK, CHME    | Cambia modo a kernel (núcleo) ejecutivo                                                                    |
|                | REI           | Retorno de excepción o interrupción                                                                        |
|                |               |                                                                                                            |
| Otros          |               | Operaciones especiales                                                                                     |
| Otros          | CRC<br>INSQUE | Operaciones especiales Calcula comprobación de redundancia cíclica Inserta una entrada de cola en una cola |

# 2.7.2 La arquitectura 360/370

#### Objetivos oficiales del 360

- 1. **Explotar la memoria**: gran memoria principal, jerarquías de memoria (ROM para microcódigo).
- 2. Soportar E/S concurrente
- 3. Crear una máquina de propósito general con muchos tipos de datos y facilidades para los sistemas operativos.
- 4. Compatibilidad del lenguaje máquina

El sistema 370, es completamente compatible con el 360. Las principales extensiones:

- Memoria virtual y traducción dinámica de direcciones
- Intrusiones nuevas: cadenas largas, manipular bytes en registros, instrucciones decimales.
- Eliminación de requerimientos de alineación de datos.

# Arquitectura a nivel lenguaje máquina del 360/370

El IBM 360 es una máquina de 32 bits con direccionamiento por bytes que soporta diversos tipos de datos:

Byte, media palabra (16 bits), palabra (32 bits), doble palabra (doble precisión real), decimal empaquetado y cadenas de caracteres desempaquetados.

El modelo 360 tiene restricciones de alineación eliminadas en el modelo 370.

#### Componentes:

- Dieciséis registros de propósito general de 32 bits.
- Cuatro registros de punto flotante de doble precisión (64 bits)
- La palabra de estado de programa (PSW) contiene el PC, algunos señalizadores y códigos de condición.

# Modos de direccionamiento y formatos de instrucción

El **IBM 360/370** tiene **cinco formatos de instrucción**. **Cada formato asociado a un modo de direccionamiento** y tiene un conjunto de operaciones definidas para ese formato. Los formatos de instrucción son los siguientes:



RR (Registro-registro). Ambos operandos son el contenido de los registros. El primer operando fuente es también destino.

RX (Registro-indexado).

El primer operando (fuente y destino) es un registro.

El **segundo operando** es el contenido de **la posición de memoria dada por la suma** de los campos:

D<sub>2</sub> desplazamiento de 12 bits

**B**<sub>2</sub> contenido del registro B<sub>2</sub>

X<sub>2</sub> contenido del registro X<sub>2</sub>

**RS** (Registro-memoria).

El primer operando es el registro destino.

El **tercer operando** es un registro que se utiliza como **segunda fuent**e.

El **segundo operando** es el contenido de la **posición de memoria dada por la suma** de:

D<sub>2</sub>: campo desplazamiento de 12 bits

**B**<sub>2</sub>: contenido del registro B<sub>2</sub>.

El modo RS se diferencia del RX en que soporta forma de tres operandos, pero elimina el registro índice.

SI (memoria-inmediato).

El destino es un operando de memoria dado por la suma de:

B<sub>1</sub>: contenido del registro B<sub>1</sub>

 $D_1$ : valor del desplazamiento  $D_1$ .

El segundo operando, un campo inmediato de 8 bits es la fuente.

SS (memoria-memoria). Las direcciones de los dos operandos de memoria son la suma del contenido de un registro base  $B_i$  y un desplazamiento  $D_i$ . El primer operando es fuente y destino.

Operaciones del 360/370 Las instrucciones pueden dividirse en cutro clases.

- Operaciones lógicas sobre bits, cadanas de caracteres y cadenas fijas. (RR, RX y algunas RS).
- Operaciones decimales o de caracteres sobre cadenas de caracteres o dígitos decimales. (SS).
- Aritmética binaria de punto fijo. (RR y RX).
- Aritmética de punto flotante. (RR y RX).

| Clase o instrucción    | Formato | Significado                                                         |
|------------------------|---------|---------------------------------------------------------------------|
| Control                |         | Cambia el PC                                                        |
| BC                     | RS, RR  | Examina la condición y salta condicionalmente                       |
| $\overline{BAL}$       | RS, RR  | Salta y enlaza (Dirección de la siguiente inst en R <sub>15</sub> ) |
| Aritmético, lógica     |         | Operaciones aritméticas y lógicas                                   |
| A_                     | RX, RR  | Suma                                                                |
| $s^{-}$                | RX, RR  | Resta                                                               |
| $ar{\mathrm{SLL}}_{-}$ | RS      | Desplazamiento lógico a la izquierda                                |
| LA_                    | RX      | Carga dirección                                                     |
| CLI_                   | SI      | Compara byte de memoria con inmediato                               |
| NI                     | SI      | AND inmediato en byte de memoria                                    |
| C_                     | RX, RR  | Compara y modifica los códigos de condición                         |
| TM                     | RS      | Test bajo máscara                                                   |
| MH                     | RX      | Multiplica media palabra                                            |
| Transferencia de       |         | Transferencia entre registros y registro                            |
| datos                  |         | memoria                                                             |
| L_                     | RX, RR  | Carga un registro desde memoria u otro registro                     |
| MVI                    | SI      | Almacena un byte inmediato en memoria                               |
| ST                     | RX      | Almacena un registro                                                |
| LD                     | RX      | Carga un registro de punto flotante de doble precis                 |
| STD                    | RX      | Almacena un registro de punto flotante de doble                     |
| LPDR                   | RR      | Transfiere un registro de punto flotante de doble                   |
| LH                     | RX      | Carga media palabra desde memoria en un regsitro                    |
| IC                     | RX      | Inserta un byte de memoria en el de orden inferior de un registro   |
| LTR                    | RS      | Carga un registro e inicializa códigos de condición                 |
| Punto flotante         |         | Operaciones de punto flotante                                       |
| $AD_{-}$               | RS, RR  | Suma en punto flotante y doble precisión                            |
| MD_                    | RS, RR  | Multiplica FP doble precisión                                       |
| Cadena decimal         |         | Operaciones sobre decimales y cadenas de                            |
|                        |         | caracteres                                                          |
| MVC                    | SS      | Transfiere caracteres                                               |
| AP                     | SS      | Suma cadenas decimales empaquetadas                                 |
| ZAP                    | SS      | Pone a cero y suma empaquetada                                      |
| CVD                    | RX      | Convierte una palabra binaria en doble palabra deci                 |
| MP                     | SS      | Multiplica dos cadenas decimales empaquetadas                       |
| CLC                    | SS      | Compara dos cadenas de caracteres                                   |
| CP                     | SS      | Compara dos cadenas de decimales empaquetados                       |
| ED                     | SS      | Edita convierte decimal empaquetado en cadena de                    |
|                        |         | caracteres                                                          |

El subrayado significa que el código de operación son dos códigos de operación distintos uno RX y otro RR. Se utilizan códigos de operación separados para especificar el formato de una instrucción.

#### 2.7.3 La arquitectura 8086

#### **Acumulador o GPR**

La arquitectura 8086 salió al mercado como una extensión del 8088.

El 8080 era una máquina de acumulador. El 8086 amplió el banco de registros, sin llegar a ser una arquitectura de registros de propósito general ya que practicamente cada registros tiene un uso dedicado.

#### Arquitectura de 16 bits y memoria segmentada

El 8086 es una arquitectura de 16 bits; con registros internos de 16 bits.

Los diseñadores lograron un espacio de direcciones de 20 bits mediante la segmentación de la memoria en segmentos de 64Kb.

#### La familia 80x86

Los 80186, 80286, 80386, 80486 y el pentium son extensiones compatibles del 8086.

- El 80186 extendió el repertorio original. Sistema de 16 bits.
- El 80286 amplió el espacio de direcciones a 24 bits. Multitarea y memoria virtual.
- El 80386 se introdujo en 1985 como una verdadera máquina de 32 bits, con registros de 32 bits y espacio de direcciones de 32 bits. Existe un modo virtual que proporciona, en la memoria de 80386, multiples particiones de direcciones 8086 de 20 bits. Además añadio un nuevo conjunto de modos de direccionamiento y de operaciones. Todo esto hace del 80386 una arquitectura practicamente GPR. Para la mayoria de las operaciones se puede utilizar cualquier registro como operando.
- El 80486 se introdujo en el 1989 con más instrucciones y un incremento sustancial del rendimiento. Segmentación del cauce (5 etapas) y cache más sofisticada.
- Pentium. Introducción de técnicas superescalares, varias instrucciones en parlelo. (varias unidades de ejecución).
- Pentium Pro (1995): Profundiza sobre técnicas superescalares.
- Pentium II: Incorpora tecnología MMX (procesamiento eficiente de video audio y gráficos). Se utilizan los registros de la pila del coprocesador.

La arquitectura del Pentium II (similar a la del Pentium Pro) consta de una envoltura CISC con un núcleo RISC:

- 1. El procesador capta instrucciones de memoria
- 2. Cada instrucción se traduce en una o más instrucciones RISC de tamaño fijo (microops)
- 3. El procesador ejecuta las microops con una organización superescalar
- 4. Los datos calculados se escriben en el banco de registros en el orden establecido por el programa
- Pentium III: Instrucciones adicionales en punto flotante para procesamiento eficiente de gráficos 3D. SSE (Streaming SIMD Extension) 8 nuevos registros de 128 bits.

## Registros

El 8086 **soporta** tipos de **datos byte y palabra** (16 bits). Tiene un total de **14 registros divididos** en cuatro grupos:

| Clase     | Registro | Propósito                                            |
|-----------|----------|------------------------------------------------------|
| Dato      |          | Usado para que contenga y opere sobre datos          |
|           | AX       | Usado para multiplicar dividir y E/S                 |
|           | BX       | Tambien puede usarse como registro de dirección base |
|           | CX       | Para operaciones de cadena e instrucciones de bucle  |
|           | DX       | Para multiplicar dividir y E/S                       |
| Dirección |          | Usado para formar direcciones efectivas              |
|           | SP       | Puntero de pila                                      |
|           | BP       | Registro base, en modo de direccion basado           |
|           | SI       | Registro índice                                      |
|           | DI       | Registro índice                                      |
| Segmento  |          | Usado para formar direcciones efectivas              |
|           | CS       | Segmento de código                                   |
|           | SS       | Segmento de pila                                     |
|           | DS       | Segmento de datos                                    |
|           | ES       | Segmento extra                                       |
| Control   |          | Usado para control y estado del programa             |
|           | IP       | Puntero de instrucción                               |
|           | FLAGS    | Seis bits de código de condición                     |

#### En el Pentium

#### Unidad de enteros

| Tipo               | Número | Longitud | Propósito                           |
|--------------------|--------|----------|-------------------------------------|
| General            | 8      | 32       | Registros de usuario de uso general |
| De segmento        | 6      | 16       | Contienen selectores de segmento    |
| Indicadores        | 1      | 32       | Bits de estado y control            |
| Puntero de instruc | 1      | 32       | Puntero de instrucción              |

Unidad de punto flotante

| Tipo                         | Número | Longitud | Propósito                                 |
|------------------------------|--------|----------|-------------------------------------------|
| Numérico 8                   |        | 80       | Contienen números en punto flotante       |
| Control 1 16 Bits de control |        |          | Bits de control                           |
| Estado                       | 1      | 16       | Bits de estado                            |
| Palabra de etiquetas         | 1      | 16       | Especifica contenidos registros numéricos |
| Puntero de instruc           | 1      | 48       | Apunta a la instrucción interrumpida      |
| Puntero de dato              | 1      | 48       | Apunta al operando interrumpido           |

Sucesores del pentium: profundiza en las técnicas superescalares.

#### Modos de direccionamiento

Las instrucciones ALU y de transferencia de datos son de dos operandos con las combinaciones siguientes:

| Tipo de operando fuente/ destino | Segundo operando fuente |
|----------------------------------|-------------------------|
| Registro                         | Registro                |
| Registro                         | Inmediato               |
| Registro                         | Memoria                 |
| Memoria                          | Registro                |
| Memoria                          | Inmediato               |

Los inmediatos pueden ser desde 8 hasta 16 bits de longitud. Ausencia del modo memoria memoria.

#### Los modos de direccionamiento son:

|           | Modo               | Operando      | Registro | Ejemplo                |
|-----------|--------------------|---------------|----------|------------------------|
| Registro  | Registro           | Registro      |          | mov AX, BX             |
| inmediato | Valor              | Valor         |          | mov AX, 500            |
| Inmediato | Directo            | Variable      | DS       | mov AX, TABLA          |
| Indirecto | Indirecto mediante | [BX]          | DS       | Mov AX, [BX]           |
|           | registro           | [BP]          | SS       | Mov AX, [BP]           |
|           |                    | [DI]          | DS       | Mov AX, [DI]           |
|           |                    | [SI]          | DS       | Mov AX, [SI]           |
| Desplaza  | Relativo a base    | [BX]+desp     | DS       | mov AX, [BX]+4         |
|           |                    | [BP]+desp     | SS       | mov AX, [BP]+4         |
| Desplaza  | Directo indexado   | [DI]+desp     | DS       | mov AL, TABLA[DI]      |
|           |                    | [SI]+desp     | DS       | mov AL, TABLA[SI]      |
| Indexado  | Indexado a base    | [BX][SI]+desp | DS       | mov AX, TABLA[BX] [SI] |
|           |                    | [BX][DI]+desp | DS       | mov AX, TABLA[BX] [DI] |
|           |                    | [BP][SI]+desp | SS       | mov AX, TABLA[BP] [SI] |
|           |                    | [BP][DI]+desp | SS       | mov AX, TABLA[BP] [DI] |

#### Operaciones del 8086

Hay cuatro tipos de instrucción

- 1. Instrucciones **de transferencia**. Incluyen transferencia introducir y sacar. (move, push, pop).
- 2. Instrucciones **aritméticas y lógicas**. Operaciones lógicas, de test, desplazamientos y aritméticas.
- 3. Instrucciones de control del flujo. Saltos condicionales, incondicionales, llamadas y retornos.
- 4. Instrucciones de cadena. Transferencia y comparación de cadenas.

| Instrucción        | Significado                                                         |  |  |  |  |  |  |  |
|--------------------|---------------------------------------------------------------------|--|--|--|--|--|--|--|
| Control            | Saltos condicionales e incondicionales                              |  |  |  |  |  |  |  |
| JNZ, JZ            | Salta si condición a IP+desplazamiento de 8 bits                    |  |  |  |  |  |  |  |
| JMP, JMPF          | Bifurcación incondicional, intrasegmento y intersegmento            |  |  |  |  |  |  |  |
| CALL, CALLF        | Llamada a subrutina, intrasegmento y intersegmento                  |  |  |  |  |  |  |  |
| RET, RETF          | Saca dirección de retorno de la pila, intrasegmento y intersegmento |  |  |  |  |  |  |  |
| LOOP               | Salto de bucle, decrementa CX                                       |  |  |  |  |  |  |  |
| Transferencia de   | Transferencia de datos entre registros o registros memoria          |  |  |  |  |  |  |  |
| datos              |                                                                     |  |  |  |  |  |  |  |
| MOV                | Transferencia entre dos registros o registro y memoria              |  |  |  |  |  |  |  |
| PUSH               | Introduce operando en la pila                                       |  |  |  |  |  |  |  |
| POP                | Saca operando de la cabeza de la pila o registro                    |  |  |  |  |  |  |  |
| LES                | Carga ES y uno de los GPR desde memoria                             |  |  |  |  |  |  |  |
| Aritmético lógicas | Operaciones aritméticas y lógicas utilizando los registros de       |  |  |  |  |  |  |  |
|                    | datos y memoria                                                     |  |  |  |  |  |  |  |
| ADD                | Suma fuente a destino, formato registro memoria                     |  |  |  |  |  |  |  |
| SUB                | Resta fuente de destino, formato registro memoria                   |  |  |  |  |  |  |  |
| CMP                | Compara fuente y destino, formato registro memoria                  |  |  |  |  |  |  |  |
| SHL                | Desplazamiento a la izquierda                                       |  |  |  |  |  |  |  |
| SHR                | Desplazamiento lógico a la derecha                                  |  |  |  |  |  |  |  |
| RCR                | Rotación a la derecha con acarreo como relleno                      |  |  |  |  |  |  |  |
| CBW                | Convierte byte de AL a palabra en AX                                |  |  |  |  |  |  |  |
| TEST               | AND lógica de fuente y destino modifica señalizadores               |  |  |  |  |  |  |  |
| INC                | Incrementa destino; formato registro memoria                        |  |  |  |  |  |  |  |
| DEC                | Decrementa destino; formato registro memoria                        |  |  |  |  |  |  |  |
| OR                 | OR lógica; formato registro memoria                                 |  |  |  |  |  |  |  |
| XOR                | OR exclusiva; formato registro memoria                              |  |  |  |  |  |  |  |
| Instrucciones de   | Operaciones con cadenas de caracteres                               |  |  |  |  |  |  |  |
| cadena             |                                                                     |  |  |  |  |  |  |  |
| MOVS               | Copia de la cadena fuente en la destino; puede repetirse            |  |  |  |  |  |  |  |
| LODS               | Carga un byte o palabra de una cadena en el registro A              |  |  |  |  |  |  |  |

#### Formatos de instrucción

| Código (8 bits) | Post-byte(8 bits)      | Des | Val |
|-----------------|------------------------|-----|-----|
|                 | mod(2b) reg(3b) rm(3b) |     | -   |

Código: 1<sup>er</sup> byte, es el único que existe siempre, el resto pueden aparecer o no.

Post-byte: Refleja los operandos de la instrucción

1<sup>er</sup> operando: mediante mod y rm. Puede ser un registro o una posición de memoria. mod=tipo de direccionamiento. rm=registro de direccionamiento. 2º operando mediante reg: Debe ser un registro.

**Des**: componente desplazamiento de una dirección de memoria. 1 o 2 bytes.

Val: valor inmediato. 1 o 2 bytes.

#### Hay cuatro codificaciones posibles para el postbyte:



Las **tres primeras** indican una instrucción **registro-memoria** donde **mem es el registro base**, la cuarta forma es registro registro.

#### **Ejemplos:**

La codificación de las instrucciones del 8086 es compleja con muchos formatos diferentes. La instrucción puede variar desde 1 byte hasta 6 bytes.



En la figura vemos algunas instrucciones ejemplo.

El byte del código de operación contiene habitualmente un bit w que indica si la instrucción es de palabra o de byte.

d: en mov para instrucciones mem-reg o reg-mem indicando la dirección de la transferencia

v: en SHL indica un desplazamiento de longitud variable, indicando un registro que tiene la cuenta del desplazamiento.

## 2.7.4 La arquitectura DLX

DLX es una sencilla arquitectura de carga almacenamiento.

Se obtuvo el nombre para la máquina del promedio de una serie de máquinas próximas a DLX, expresado en números romanos.

AMD 29K, DECstation 3100, HP 850, IBM 801, Intel i860, MPS M/102<sup>a</sup>, MIPS M/1000, Motorola 88K, RISC I, SGI 4D/60, SPARCstation-1, Sun-4/110, Sun-4/260.

La arquitectura **DLX se escogió basándose** en las **observaciones** sobre **las primitivas más frecuentes utilizadas** en los programas. Las funciones más sofisticadas se implementaban a nivel software con múltiples instrucciones.

#### DLX hace énfasis en:

- Un sencillo repertorio de instrucciones de carga almacenamiento
- Diseño de segmentación eficiente (pipelining)
- Un repertorio de instrucciones fácilmente decodificables
- Eficiencia como objeto del compilador

#### Características

#### Los registros

La arquitectura tiene 32 registros de propósito general GPR de 32 bits; el valor de R0 siempre es 0.

Registros de punto flotante (FPR), se pueden utilizar como 32 registros de simple precisión (32 bits), o como parejas de doble precisión F<sub>0</sub>, F<sub>2</sub>, ......, F<sub>28</sub>, F<sub>30</sub>.

Hay también unos pocos **registros especiales** para acceder a la **información** sobre el **estado**, que se pueden transferir a y desde registros enteros (ej. Registro de estado de punto flotante).

#### La memoria

La memoria es direccionable por bytes en el modo << Big Endian>> con una dirección de 32 bits. Todas las referencias a memoria se realizan a través de cargas o almacenamientos entre memoria y los GPR o FPR.

Los accesos que involucran a los GPR pueden realizarse a un byte, a media palabra y a una palabra.

Los accesos que involucran a los FPR pueden realizarse a palabras en simple o doble precisión.

Los accesos a memoria deben estar alineados.

Todas las instrucciones son de 32 bits y deben estar alineadas.

#### Operaciones:

- Cargas y almacenamientos
- Operaciones ALU
- Saltos y bifurcaciones
- Operaciones en **punto flotante**.

Cualquiera de los registros GPR o FPR se puede cargar o almacenar (excepto R0).

Modo único de direccionamiento: registro base + desplazamiento de 16 bits con signo.

El formato de punto flotante es el IEEE 754.

| Tipo de instrucción. Cód de     | Significado de la instrucción                                                                              |
|---------------------------------|------------------------------------------------------------------------------------------------------------|
| oper                            |                                                                                                            |
| Transferencia de datos          | Transfieren datos entre registros y memoria, o entre                                                       |
|                                 | registros enteros y FP o registros especiales.                                                             |
| LB, LBU, SB                     | Carga byte, carga byte sin signo, almacena byte                                                            |
| LH, LHU, SH                     | Carga med pal, carga med pal sin signo, almacena med pal                                                   |
| LW, SW                          | Carga palabra, almacena palabra                                                                            |
| LF, LD, SF,SD                   | Carga punto flotante SP, carga punto flotante DP, almacena                                                 |
| MOVI2S, MOVS2I                  | punto flotante SP, almacena punto flotante DP <b>Transfiere</b> desde/ a GPR a/ desde un registro especial |
| MOVF, MOVD                      | Copia un registro de punto flotante a un par en DP                                                         |
| MOVFP2I, MOVI2FP                | Transfiere 32 bits desde/a registros FP a/ desde registros enteros                                         |
| Aritmético-lógicas              | Operaciones sobre datos enteros o lógicos en GPR.                                                          |
| ADD, ADDI, ADDU, ADDUI          | Suma, suma inmediato (todos los inmediatos son de 16 bits)                                                 |
| SUB, SUBI, SUBU, SUBUI          | Resta, resta inmediato con y sin signo                                                                     |
| MULT, MULTU, DIV, DIVU          | Multiplica y divide, con signo y sin signo, los operandos deben                                            |
|                                 | estar en registros de punto flotante                                                                       |
| AND, ANDI                       | And, and inmediato                                                                                         |
| OR, ORI, XOR, XORI              | Or, or inmediato, or exclusiva, or exclusiva inmediata                                                     |
| LHI                             | Carga inmediato superior, carga la mitad superior de registro con inmediato                                |
| SLL, SRL, SRA, SLLI, SRLI, SRAI | <b>Desplazamientos</b> , <b>lógicos</b> dere izqu, aritméticos derecha                                     |
| Control                         | Saltos y bifurcaciones condicionales; relativos al PC                                                      |
| Control                         | o mediante registros.                                                                                      |
| BEQZ, BNEZ                      | Salto GPR igual/no igual a cero, despla 16 bits                                                            |
| BFPT, BFPF                      | Test de bit de comparación reg estado FP y salto, despla 16                                                |
| J, JR                           | <b>Bifurcaciones</b> : desplazamiento de 26 bits                                                           |
| JAL, JALR                       | Bifurcación y enlace                                                                                       |
| TRAP                            | Transfiere a S.O. a una dirección vectorizada                                                              |
| RFE                             | Volver a código de usuario desde una excepción                                                             |
| Punto flotante                  | Operaciones en punto flotante en formatos DP y SP                                                          |
| ADDD, ADDF                      | Suma números DP, SP                                                                                        |
| SUBD, SUBF                      | Resta números DP, SP                                                                                       |
| MULTD, MULTF<br>DIVD, DIVF      | Multiplica punto flotante DP, SP Divide punto flotante DP, SP                                              |
| CVTF2D, CVTF2I, CVTD2F,         | Convierte instrucciones                                                                                    |
| CVTD2I, CVTI2F, CVTI2D          | Convicte instituctiones                                                                                    |
|                                 | Compara DP, SP                                                                                             |

Todas las instrucciones de la ALU son instrucciones registro-registro, incluyendo:

Aritméticas

Lógicas (suma, resta, and, or, xor).

**Desplazamientos** 

Se proporcionan las formas inmediatas de todas estas instrucciones.

Las instrucciones de punto flotante manipulan los registros FPR e indican si la operación es de simple o doble precisión. Las de simple precisión se pueden aplicar a todos los registros mientras que las de doble se aplican a parejas par impar (designadas por el número de registro par).

#### Formatos de instrucción

Todas las instrucciones son de 32 bits con un código de operación de 6 bits.

# Instrucción tipo I 6 5 5 16 Cód ope Rs1 Rd Inmediato

- Cargas y almacenamientos (byte, media palabra, palabra)
- ALUs con operandos inmediatos
- Instrucciones de salto condicional (BEQZ, BNEZ)
- Rs1 registro implicado Rd no se utiliza Saltos a registro

Rd=0; Inmediato=0; Rs1=destino

Instrucción tipo R

| 6       | 5   | 5   | 5  | 11   |
|---------|-----|-----|----|------|
| Cód ope | Rs1 | Rs2 | Rd | func |

26

Instrucción tipo J

6

Cód ope Desplazamiento añadido al PC

- Aritméticas y lógicas entre registros

Rs1= fuente1

Rs2= fuente2

Rd= Registro destino

Fun.= operación del flujo de datos

- Instrucciones de salto
  - Desplazamiento 26 bits con signo añadido al PC

JAL Salto incondicional y enlace (R31)

J Salto incondicional

Trap Interrupciones

1.1. INTRODUCCIÓN 2

## TEMA 4. SEGMENTACIÓN

| 1.1.1.   | Concepto de segmentación 2                           |    |
|----------|------------------------------------------------------|----|
| 1.1.2.   | Niveles de aplicación clasificación 7                |    |
| 1.1.3.   | Análisis de prestaciones. (Unidad segmentada lineal) | 10 |
| 1.2. S   | EGMENTACIÓN DE CPUs 17                               |    |
| 1.2.1.   | Una implementación simple de DLX 17                  |    |
| 1.2.2.   | Segmentación básica para DLX 21                      |    |
| 1.2.3.   | Riesgos de la segmentación 29                        |    |
| 1.2.4.   | Riesgos estructurales 32                             |    |
| 1.2.5.   | Riesgos por dependencia de datos 37                  |    |
| 1.2.5.1. | La técnica del adelantamiento 39                     |    |
| 1.2.5.2. | Riesgos de datos que requieren detenciones 41        |    |
| 1.2.6.   | Riesgos de control 50                                |    |
|          |                                                      |    |

## 1.1. INTRODUCCIÓN

## 1.1.1. Concepto de segmentación

Estudiaremos en este tema los *computadores segmentados*, el **procesamiento encauzado**, y los **pipelines**.

La idea de segmentación es **análoga a la de cadena de montaje industrial**. La ejecución de un proceso se **divide en etapas**, especializando cada elemento de la cadena en realizar una operación concreta.

El resultado es un **aumento de la productividad** aunque el tiempo de realización de una tarea aislada es el mismo.

El pipeline **explota el paralelismo temporal**, ya que **aunque opera de forma serie** cuando nos referimos a una pieza determinada, lo hace en paralelo sobre las diferentes piezas en las sucesivas etapas.

#### Sin segmentación



#### Con segmentación



## La importancia de la descomposición equilibrada.

Un factor determinante es la **descomposición de la tarea** a realizar en subtareas para conseguir una **distribución uniforme del tiempo** ya que en caso contrario la etapa más lenta actúa como **cuello de botella**.

El **caso ideal** es aquel en el que el ciclo de reloj de la tarea se distribuye uniforme entre todas las subtareas. **Clk=T/K**.

En la práctica si no es posible esta distribución equitativa del tiempo entre las subtareas, se ajusta el ciclo de reloj al de la etapa más lenta.

Existe por lo tanto un **control centralizado** con un **único pulso de reloj.** 

## Ejemplo de cauce aritmético:

Sumador secuencial de tres bits con propagación de acarreo, caso secuencial frente al segmentado.

Estructura del sumador completo



*Caso secuencial*. Construimos el sumador a base de sumadores completos



## Caso segmentado

En el circuito segmentado hacemos que clk sea el tiempo de la etapa más lenta.

El **coste temporal** para realizar una **suma aislada** es incluso **mayor**.

$$T_{suma} = 3(T_s + retardos \ registros \ intermedios)$$



El aumento de velocidad aparece cuando tenemos que procesar más de un dato. Por ejemplo para sumar 100 números de tres bits.

### Tiempo del secuencial

$$T_{Secuencial} = 100(2T_c + T_s)$$

#### Tiempo del segmentado

La primera suma tarda  $3T_s$  pero una vez lleno el cauce se obtiene 1 resultado cada pulso de reloj.

$$T_{segmentado} = 3T_s + 99T_s = 102T_s$$

| $\mathbf{E}_3$ |          |                 | $I_{13}$        | $I_{23}$        | $I_{33}$        | $I_{43}$ |     |                 |                 | $I_{n3}$ |         |
|----------------|----------|-----------------|-----------------|-----------------|-----------------|----------|-----|-----------------|-----------------|----------|---------|
| $\mathbf{E_2}$ |          | I <sub>12</sub> | $I_{22}$        | $I_{32}$        | I <sub>42</sub> |          |     |                 | I <sub>n2</sub> |          | $T_{s}$ |
| $\mathbf{E_1}$ | $I_{11}$ | I <sub>21</sub> | I <sub>31</sub> | I <sub>41</sub> |                 |          |     | I <sub>n1</sub> |                 |          | tiempo  |
|                | 1        | 2               | 3               | 4               |                 |          | ••• | 100             |                 |          | ciclos  |

Para el estudio de unidades segmentadas es **frecuente** la **utilización** de **diagramas espacio-tiempo** como los mostrados. Nos dan el flujo de datos a través del tiempo y las diferentes unidades que se van atravesando.

#### Ventajas de la segmentación

- Bajo coste de implementación.
- Facilidad de control.
- Amplio espectro de aplicación.

## 1.1.2. Niveles de aplicación clasificación

Tenemos tres posibles niveles de aplicación:

- a) Segmentación aritmética: Se descompone cada operación aritmética en distintas etapas y se realiza un diseño encauzado de la ALU. Técnica empleada por la mayoría de los computadores vectoriales Cray-I (14 Etapas), Start-100 (4 etapas), TI-ASC (8 etapas).
- b) Segmentación de instrucciones: La instrucción a ejecutar se descompone en diferentes fases comunes (búsqueda instrucción, decodificación, búsqueda de operando, ejecución, almacenamiento de resultado) y se encauzan, de manera que mientras estamos en fase de ejecución de una instrucción podemos realizar la decodificación de otra distinta de forma solapada. Se emplea en los RISC para la UC.

| AR            |    |    |    |    | AR | AR | AR | AR | AR |
|---------------|----|----|----|----|----|----|----|----|----|
| EJ            |    |    |    | EJ | EJ | EJ | EJ | EJ |    |
| BO            |    |    | ВО | ВО | ВО | ВО | ВО |    |    |
| DI            |    | DI | DI | DI | DI | DI |    |    |    |
| $\mathbf{BI}$ | BI | BI | BI | BI | BI |    |    |    |    |

I<sub>1</sub> I<sub>2</sub> I<sub>3</sub> I<sub>4</sub> I<sub>5</sub>

c) **Segmentación de procesadores**: Las etapas del cauce están formadas por distintos procesadores que realizan, distintas operaciones sobre el flujo de datos. Propio de la computación sistólica



Estos niveles de segmentación no son excluyentes sino que se complementan en un computador completamente encauzado.

- CPU con UC segmentada
- ALU segmentada



A su vez esta CPU puede formar parte de un sistema multiprocesador encauzado a nivel de procesadores.

#### Clasificación:

- 1. Atendiendo a la **funcionalidad** 
  - 1.1. **Unifunción** (sumador)
  - 1.2. **Multifunción** (CPU segmentada)
- 2. Según la configuración del cauce y estrategia de control
  - 2.1. **Estática** (siempre se configuran antes de iniciar el proceso).
  - 2.2. **Dinámica** (se permite cambiar su función en cualquier momento) (mecanismos de control complejos)

#### 3. Según tenga caminos de realimentación

3.1. **Lineales**. T se descompone en tareas  $T_i$  de forma que si i<j la subtarea  $T_j$  no puede iniciarse hasta que  $T_i$  no haya terminado.

#### 3.2. **No lineales**. Existe **realimentación**



#### 4. Según el control del flujo de datos

- 4.1. **Síncrono**. Una **única señal de control** que dirige el flujo de datos.
- 4.2. **Asíncrono**. No existe control centralizado, sino que cada etapa funciona de forma autónoma. Se plantea algún tipo de **protocolo para la comunicación** entre etapas (semáforos, paso de mensajes).

## 1.1.3. Análisis de prestaciones. (Unidad segmentada lineal)

Vamos a evaluar los **parámetros para el siguiente cauce de K etapa**s.



UNIDAD SEGMENTADA LINEAL DE K ETAPAS

 $\mathbf{R} = \mathbf{Registros}$  de almacenamiento intermedio Buffers.

 $E_i = circuitos$  combinacionales que desarrollan operaciones aritméticas o lógicas.

**CLK** = Señal de **reloj** que controla el flujo de datos.

 $\mathbf{t_i} = \mathbf{Retardo} \ \mathbf{temporal} \ \mathbf{de} \ \mathbf{cada} \ \mathbf{etapa} \ \mathbf{E_i}$ 

 $t_r$  = Es el **retardo** de cada **registro R.** 

Definimos el **periodo de reloj del cauce** con k etapas como:

$$CLK = max\{t_i\}_{i=1}^k + t_r$$

En teoría el pulso CLK llega a todos los R simultáneamente, en la práctica hay un pequeño retardo (**clock skewing**) de forma que CLK llega a las etapas con un **offset s**.

$$CLK \ge \max\{t_i\}_{i=1}^k + t_r + s$$

## Diagrama espacio temporal del cauce:



**Tiempo** necesario **para procesar n tareas** en el cauce lineal de k etapas.

$$T_{SEG} = \underbrace{k \cdot CLK} + \underbrace{(n-1)CLK}$$

Tiempo para procesar las n-1 T restantes. A razón de una tarea por pulso

Tiempo equivalente para un computador no encauzado:

$$T_{SEC} = K \cdot CLK \cdot n$$
Tiempo para procesar una Tarea.

Ganancia de velocidad (Speed-up): Incremento de velocidad de un cauce de k etapas respecto del proceso secuencial.

$$G_k = \frac{T_{SEC}}{T_{SEG}} = \frac{n \cdot k \cdot CLK}{(k+n-1)CLK} = \frac{n \cdot k}{k+n-1}$$

**Cuando**  $n \to \infty$   $G_k$  crece hasta alcanzar un máximo teórico:

$$\lim_{n\to\infty}G_k=K$$

En la práctica diversos condicionantes hacen que  $G_k \ll k$ :

- Imposibilidad de la descomposición óptima de la tarea en k subtareas.
- Dependencias entre datos e instrucciones.
- Bifurcaciones en el programa.

Eficiencia (Eficiency): Es la relación entre el número de tramos temporales ocupados y el número total de tramos en dicho periodo de tiempo T. Nos ofrece idea del grado de utilización del Hardware.

$$E_k = \frac{k \cdot n \cdot CLK}{k(k+n-1)CLK} = \frac{n}{k+n-1} = \frac{G_k}{k}$$
 Relación entre la G real y la ideal

**Cuando**  $n \to \infty$ , la eficiencia crece hacia su límite teórico de 1 (100%).

$$\lim_{n\to\infty} E_k = 1$$

Productividad: Número de datos o instrucciones que puede procesar por unidad de tiempo.

$$P_k = \frac{n}{(k+n-1)CLK} = \frac{E_k}{CLK}$$

La **cota máxima** coincide con la **frecuencia de funcionamiento** y corresponde a la **aparición de un resultado cada periodo de reloj**:

$$\lim_{n\to\infty} P_k = \frac{1}{CLK}$$

Ejemplo de unidad aritmética segmentada: Sumador en coma flotante.

$$A = a \times 2^{p}$$
 a,b mantisas normalizadas  $B = b \times 2^{q}$  p,q exponentes

$$C = A + B = C \times 2^{r} = d \times 2^{s}$$

$$r = max(p,q)$$
normalizado

Paso 1. Comparación exponentes para detectar el mayor

$$r = max(p,q)$$
  $t = |p-q|$ 

**Paso 2.** Desplazamiento de t bits a la derecha de la fracción de menor exponente. Igualar exponente.

Paso 3. Suma de las mantisas para obtener la fracción suma intermedia C.

**Paso 4.** Normalización de la mantisa. Desplazamiento u bits a la izquierda (para que el bit más significativo sea 1). Normalización del exponente

$$s = r - u$$



A partir del sumador en coma flotante encauzado del ejemplo anterior, calcula la frecuencia del cauce, la ganancia, la eficiencia, y la productividad, suponiendo que van a ser procesadas 100 sumas.

Clk=90+10=100ns  

$$f = \frac{1}{Clk} = \frac{1}{100ns} = \frac{1}{100 \cdot 10^{-9}} = 10MHz$$
n=100  
k=4

$$G_k = \frac{n \cdot k}{k + n - 1} = \frac{100 \cdot 4}{4 + 100 - 1} = 3,883$$

$$E_k = \frac{G_k}{k} = \frac{n}{k + n - 1} = 0,97$$

$$P_k = \frac{E_k}{Clk} = \frac{0,97}{100 \cdot 10^{-9}} = 9,7MOPS$$

## 1.2. SEGMENTACIÓN DE CPUs

La mayoría de las CPUs en la actualidad utilizan técnicas de segmentación para aumentar la productividad.

Vamos a **utilizar la arquitectura DLX** como caso de estudio para analizar los principios de la segmentación de CPUs.

## 1.2.1. Una implementación simple de DLX

Los **cinco ciclos de reloj** de las instrucciones DLX

#### 1. Ciclo de búsqueda de instrucción

 $IR \leftarrow MEM [PC]$ 

 $NPC \leftarrow PC + 4$ 

**Operación**: Transfiere el PC y ubica la instrucción de memoria en el registro de instrucciones. Incrementa el PC en 4 para apuntar la siguiente instrucción de la secuencia.

#### 2. Ciclo de decodificación de la instrucción/carga de registros

 $A \leftarrow Regs [IR_{6..10}]$ 

 $B \leftarrow Regs [IR_{11..15}]$ 

Inm  $\leftarrow$  ( (IR<sub>16</sub>)<sup>16</sup> ## IR<sub>16..31</sub>)

**Operación**: Decodifica la instrucción y accede al banco de registro para leer los registros. Las salidas de los dos registros de propósito general se cargan en dos registros temporales (A y B) para su uso posterior. Se extiende el signo a los 16 bits bajos del IR y se almacena el resultado en el registro temporal Inm para uso posterior.

La **decodificación** puede hacerse **en paralelo con** la **lectura de los registros**, lo que es posible porque estos campos ocupan posiciones fijas en el formato de instrucción DLX. Esta técnica se conoce como **decodificación de campo fijo**. Observa que podemos leer un registro que no se usa, lo que no ayuda pero tampoco perjudica. Como el inmediato se sitúa en posiciones idénticas en todos los formatos de instrucción DLX, el inmediato de signo extendido se calcula también en este ciclo en caso de que se requiera en el siguiente ciclo.

#### 3. Ciclo de ejecución / dirección efectiva

La **ALU opera** sobre los operandos preparados en el paso anterior, **realizando una de cuatro funciones**, dependiendo del tipo de instrucción DLX.

#### Referencia a memoria

#### $ALUoutput \leftarrow A + Inm$

**Operación**: La ALU suma los operandos para formar la dirección efectiva.

#### Instrucción ALU registro-registro

#### $ALUoutput \leftarrow A func B$

**Operación**: La ALU realiza la operación especificada por el código de operación sobre el valor de A y sobre el valor de B. El resultado se coloca en el registro temporal ALUoutput.

#### Instrucción ALU registro-inmediato

#### $ALUoutput \leftarrow A op Inm$

**Operación**: La ALU realiza la operación especificada por el código de operación sobre el valor de A y sobre el valor del registro Inm. El resultado se coloca en el registro temporal ALUoutput.

#### Salto/ bifurcación

#### $ALUoutput \leftarrow NPC + Inm$

$$cond \leftarrow (A \ op \ 0)$$

**Operación**: La ALU suma el NPC al valor inmediato de signo extendido para calcular la dirección destino del salto. El registro A, que ha sido leído en el ciclo anterior, se examina para decidir si se realiza el salto o no. La operación de comparación op es el operador relacional determinado por el código de operación, por ejemplo, op es == para la instrucción BEQZ.

La arquitectura de carga almacenamiento de DLX significa que la dirección efectiva y los pasos de ejecución se pueden combinar en un solo paso, ya que ninguna instrucción necesita calcular una dirección y, además, realizar una operación sobre los datos.

No hemos contemplado los saltos de tipo incondicional ya que son similares a los condicionales.

#### 4. Paso de acceso a memoria / completar salto:

Las únicas instrucciones DLX activas en este paso son cargas, almacenamientos y saltos.

#### Referencia a memoria

#### LMD ← MEM [ALUoutput] o

#### $MEM [ALUoutput] \leftarrow B$

**Operación**: Accede a memoria si es necesario. Si la instrucción es una carga, devuelve el dato desde memoria y se carga en LMD (load memory data); si es un almacenamiento, entonces escribe el dato del registro B en memoria. En cualquier caso la dirección utilizada es la calculada durante el paso anterior y almacenada en el registro ALUoutput.

#### Salto

#### If (cond) $PC \leftarrow ALU$ output else $PC \leftarrow NPC$

**Operación**: Si la instrucción salta, el PC es sustituido por la dirección destino del salto del registro ALUoutput, en caso contrario, se reemplaza con el contador de programa incrementado en el registro NPC.

#### 5. Paso de postescritura (write-back)

Instrucciones ALU registro-registro: Regs  $[IR_{16..20}] \leftarrow ALU$ output

Instrucciones ALU registro-inmediato: Regs  $[IR_{11..15}] \leftarrow ALU$ output

#### **Instrucciones load**

Regs [IR<sub>11..15</sub>]  $\leftarrow$  LMD

**Operación**: Escribir el resultado en el fichero de registros tanto si proviene del sistema de memoria (en LMD) como de la ALU (en ALUoutput). El campo del registro destino puede estar en dos posiciones dependiendo del código de operación.

#### La figura muestra como evoluciona una instrucción en el camino de datos.

Al final de cada ciclo de reloj, todos los valores computados durante ese ciclo y requeridos en un ciclo posterior, se escriben en un dispositivo de almacenamiento, que puede ser memoria, un registro de propósito general, el PC o un registro temporal (LMD, Inm, A, B, IR, NPC, ALUoutput o Cond).

Los registros temporales mantienen valores entre ciclos para una misma instrucción, mientras que los otros elementos de almacenamiento mantienen valores entre instrucciones sucesivas.



La implementación del camino de datos DLX permite que cualquier instrucción se ejecute en cuatro o cinco ciclos.

El PC se observa en la parte del camino de datos en que se usa durante la carga de la instrucción y los registros se muestran en la parte del camino de datos donde se utilizan en la decodificación/carga de registros.

Aunque observamos estas unidades funcionales en el ciclo de reloj en el que son leídas, el PC se escribe durante el ciclo de acceso a memoria y los registros se escriben durante el ciclo de post-escritura. En ambos casos las escrituras en etapas posteriores se indican mediante multiplexores en las salidas (en acceso a memoria y post-escritura) que retornan resultados al PC o los registros.

Estas señales que fluyen hacia atrás introducen gran parte de la complejidad de la segmentación y las estudiaremos más detenidamente. En esta implementación, las instrucciones de salto y almacenamiento requieren 4 ciclos y las demás cinco.

## 1.2.2. Segmentación básica para DLX

Podemos segmentar el camino de datos sin casi ningún cambio, sin más que iniciar una nueva instrucción en cada ciclo de reloj.

Cada uno de los ciclos de reloj estudiados se convierte en una etapa del cauce. Esto conduce al patrón de ejecución típico de un cauce que se muestra en la figura.

| Número de   |    |    |    |     | Ciclo | Reloj |     |     |    |
|-------------|----|----|----|-----|-------|-------|-----|-----|----|
| instrucción | 1  | 2  | 3  | 4   | 5     | 6     | 7   | 8   | 9  |
| Inst i      | IF | ID | EX | MEM | WB    |       |     |     |    |
| Inst i+1    |    | IF | ID | EX  | MEM   | WB    |     |     |    |
| Inst i+2    |    |    | IF | ID  | EX    | MEM   | WB  |     |    |
| Inst i+3    |    |    |    | IF  | ID    | EX    | MEM | WB  |    |
| Inst i+4    |    |    |    |     | IF    | ID    | EX  | MEM | WB |

Durante un ciclo de reloj el hardware ejecuta alguna parte de cinco instrucciones diferentes.

Si comienza una instrucción nueva cada ciclo de reloj el rendimiento mejora hasta cinco veces con respecto a una máquina no encauzada.

La segmentación no es tan sencilla como esto, el hecho de iniciar una nueva instrucción cada ciclo introduce problemas que trataremos.

Para empezar, tenemos que determinar que ocurre en cada ciclo de reloj de la máquina y asegurarnos que no estamos intentando realizar dos operaciones diferentes con el mismo recurso del camino de datos en el mismo ciclo de reloj.

Por ejemplo, a una simple ALU no se le puede pedir que realice el cálculo de una dirección efectiva y una operación de resta al mismo tiempo. Por lo tanto, debemos asegurarnos que el solapamiento de las instrucciones en el cauce no está causando este tipo de conflictos.

#### Evaluación de conflictos entre recursos para el cauce DLX

La simplicidad del conjunto de instrucciones DLX hace la evaluación de los recursos relativamente sencilla.

En la figura vemos una versión simplificada del camino de datos DLX dibujada en forma de cauce.

Las principales unidades funcionales se usan en diferentes ciclos de reloj y por lo tanto solapar la ejecución de múltiples instrucciones introduce pocos conflictos.



El cauce puede entenderse como una serie de caminos de datos solapados en el tiempo. Esto muestra los solapamientos entre las partes del camino de datos.

Como el banco de registros se usa como una fuente en la etapa ID y como un destino en la etapa WB aparece repetida. Se observa que la lectura se produce en la primera parte del ciclo y la escritura en la segunda.

Por otro lado se observan memorias de instrucciones y datos (IM = memoria de instrucciones, DM = memoria de datos).

#### **Observaciones**

#### 1. La memoria:

El camino de datos básico propuesto utiliza memorias de datos e instrucciones separadas, que podemos implementar con caches separadas de datos e instrucciones.

Esto elimina el conflicto creado por el uso de una sola memoria entre los accesos para cargar una instrucción y los accesos a datos.

Observar que si nuestra máquina encauzada tiene un ciclo de reloj como el de la máquina no encauzada, el sistema de memoria debe proporcionar un ancho de banda cinco veces mayor.

Máquina no encuazada (2 accesos cada cinco ciclos) Máquina encauzada (2 accesos cada ciclo)

Este es uno de los costes del alto rendimiento.

#### 2. El banco de registros:

El banco de registros se usa en dos etapas:

Para **leer en ID** Para **escribir en WB** 

Tenemos que realizar dos lecturas y una escritura en cada ciclo de reloj.

¿Qué ocurre si una lectura y una escritura son sobre el mismo registro?. Dejaremos este punto para más tarde.

#### 3. El contador de programa:

La figura anterior no incluye el contador de programa PC.

Para iniciar una nueva instrucción cada ciclo de reloj, debemos incrementar y guardar el PC en cada ciclo, y esto debe hacerse durante la etapa IF para prepararlo para la siguiente instrucción.

El problema surge cuando consideramos el efecto de los saltos, que también cambian el PC, pero no lo hacen hasta la etapa MEM. Esto no era un problema en nuestro camino de datos multiciclo no segmentado, ya que el PC se escribe una vez en MEM.

En el caso encauzado, organizaremos el camino de datos para escribir el PC en IF bien con el PC incrementado en 4 o el valor del destino del salto de una instrucción de salto ejecutada previamente. Esto introduce la problemática de cómo debemos manejar los saltos, que trataremos también posteriormente.

Todas las operaciones de una etapa del cauce deben terminar en un ciclo de reloj y cualquier combinación de operaciones debe poder ocurrir en algún momento.

Además, **segmentar el camino** de datos **requiere** que los valores pasados de una etapa a la siguiente se coloquen en **registros intermedios**.



#### El cauce DLX con los registros correspondientes entre cada etapa.

#### Los registros intermedios

Los registros intermedios sirven para transportar valores e información de control desde una etapa a la siguiente.

Todos los registros necesarios para almacenar valores temporales entre ciclos de reloj en una instrucción, se engloban dentro de estos registros intermedios. Cualquier valor necesitado en una etapa posterior debe ser colocado en un registro y copiado desde un registro intermedio hasta el siguiente, hasta que no se necesite definitivamente.

Si intentamos usar sólo los registros temporales que teníamos en nuestro camino de datos no segmentado, se pueden sobrescribir valores antes de haberlos usado por completo.

Ejemplo, el campo de IR que apunta al operando registro destino de una operación load o ALU se proporciona desde el registro intermedio MEM/WB en lugar de obtenerlo de IF/ID. Esto es así, porque nos interesa que las operaciones load o ALU escriban en el registro designado por esa instrucción que no coincide con la que evoluciona desde IF a ID en ese instante. Este campo que apunta al registro destino se copia de un registro intermedio a otro hasta que se necesita durante la etapa WB.

#### Los multiplexores

Para controlar este camino de datos nos queda por determinar como fijar el **control de los multiplexores**.

#### Los dos multiplexores de la ALU:

**Se fijan dependiendo del tipo de instrucción**, que podemos encontrar en el campo IR del registro intermedio ID/EX.

El multiplexor alto de la ALU se fija según la instrucción sea un salto o no. El multiplexor bajo se fija según la instrucción sea ALU registro-registro o cualquier otro tipo de operación.

#### El multiplexor en la etapa IF

El multiplexor que selecciona el valor que será escrito en el PC se ha movido a la etapa IF, de forma que el PC sólo puede ser escrito durante la etapa IF.

Selecciona el uso del PC en curso o el valor de EX/MEM.ALUoutput como dirección de instrucción. Este multiplexor se controla mediante el campo EX/MEM.cond.

#### El cuarto multiplexor

Se controla según la instrucción en la etapa WB sea una operación ALU o una load. Es necesario un multiplexor más para controlar si el campo de IR que expresa el registro destino está en una u otra posición según la instrucción sea ALU registro-registro frente a ALU inmediato o load.

#### Las dos primeras etapas

Las acciones de las dos primeras etapas son independientes del tipo de instrucción en curso, esto debe ser así porque la instrucción no es decodificada hasta el final de la etapa ID.

La actividad de la etapa IF depende de que la instrucción en EX/MEM sea un salto efectivo.

Si es así, el destino del salto se utiliza para cargar la instrucción y computar el siguiente PC.

En caso contrario, el PC actual se utiliza para estas acciones.

#### El flujo del camino de datos

La mayor parte del flujo del camino de datos es de izquierda a derecha.

Los movimientos de derecha a izquierda, que llevan la información para postescritura del registro y la información del PC en un salto, introducen complicaciones que estudiaremos.

La codificación de campo fijo de los registros fuente es fundamental para permitir que los registros se carguen durante ID.

| Etapa | Cualquier instrucción                                                                                               |                                                                           |                                                      |  |  |  |  |
|-------|---------------------------------------------------------------------------------------------------------------------|---------------------------------------------------------------------------|------------------------------------------------------|--|--|--|--|
| IF    | $IF/ID.IR \leftarrow Mem[PC];$                                                                                      |                                                                           |                                                      |  |  |  |  |
|       | <b>IF/ID.NPC, PC</b> $\leftarrow$ ( if EX/MEM.cond {EX/MEM.ALUoutput} else {PC+4} )                                 |                                                                           |                                                      |  |  |  |  |
|       | <b>ID/EX.A</b> $\leftarrow$ Regs [IF/ID.IR <sub>610</sub> ]; ID/EX.B $\leftarrow$ Regs [IF/ID.IR <sub>1115</sub> ]; |                                                                           |                                                      |  |  |  |  |
| ID    | ID/EX.NPC ← IF/ID.NPC;                                                                                              |                                                                           |                                                      |  |  |  |  |
|       | $ID/EX.IR \leftarrow IF/ID.IR$                                                                                      |                                                                           |                                                      |  |  |  |  |
|       | <b>ID/EX.Inm</b> $\leftarrow$ (IF/ID.IR <sub>16</sub> ) <sup>16</sup> ## IF/ID.IR <sub>1631</sub>                   |                                                                           |                                                      |  |  |  |  |
|       | Instrucción ALU                                                                                                     | Instrucción load o store                                                  | Instrucción de salto                                 |  |  |  |  |
|       | <b>EX/MEM.IR</b> ← ID/EX.IR;                                                                                        | <b>EX/MEM.IR</b> ← ID/EX.IR;                                              |                                                      |  |  |  |  |
|       | ·                                                                                                                   | ·                                                                         |                                                      |  |  |  |  |
|       | $EX/MEM.ALU$ output $\leftarrow$                                                                                    | $EX/MEM.ALU$ output $\leftarrow$                                          | EX/MEM.ALUoutput ←                                   |  |  |  |  |
| EX    | ID/EX.A func ID/EX.B;                                                                                               | ID/EX.A + ID/EX.Inm;                                                      | ID/EX.NPC + ID/EX.Inm;                               |  |  |  |  |
|       | 0                                                                                                                   |                                                                           |                                                      |  |  |  |  |
|       | EX/MEM.ALUoutput ←                                                                                                  | <b>EX/MEM.cond</b> $\leftarrow 0$ ;                                       | $\mathbf{EX/MEM.cond} \leftarrow $ $(ID/EX.A op 0);$ |  |  |  |  |
|       | ID/EX.A op ID/EX.Inm;                                                                                               | <b>EX/MEM.B</b> ← ID/EX.B;                                                | (ID/EA.A  op 0),                                     |  |  |  |  |
|       | <b>EX/MEM.Cond</b> $\leftarrow 0$ ;                                                                                 | EX/MEM.B \(\begin{align*} \text{ID/LX.B}, \\ \text{ID/LX.B}, \end{align*} |                                                      |  |  |  |  |
|       |                                                                                                                     | <b>MEM/WB.IR</b> ←EX/MEM.IR;                                              |                                                      |  |  |  |  |
|       | <b>MEM/WB.IR</b> ←EX/MEM.IR;                                                                                        |                                                                           |                                                      |  |  |  |  |
|       |                                                                                                                     | $\mathbf{MEM/WB.LMD} \leftarrow$                                          |                                                      |  |  |  |  |
| MEM   | MEM/WB.ALUoutput ←                                                                                                  | Mem [EX/MEM.ALUoutput];                                                   |                                                      |  |  |  |  |
|       | EX/MEM.ALUoutput;                                                                                                   | O                                                                         |                                                      |  |  |  |  |
|       |                                                                                                                     | Mem[EX/MEM.ALUoutput]←<br>EX/MEM.B,                                       |                                                      |  |  |  |  |
|       | $\frac{  \mathbf{Regs[MEM/WB.IR}_{1620} }{ } \leftarrow$                                                            | EX/MEM.B,                                                                 |                                                      |  |  |  |  |
|       | MEM/WB.ALUoutput;                                                                                                   | $Regs[MEM/WB.IR_{1115}] \leftarrow$                                       |                                                      |  |  |  |  |
| WB    | O                                                                                                                   | MEM/WB.LMD;                                                               |                                                      |  |  |  |  |
|       | $\mathbf{Regs[MEM/WB.IR}_{1115}] \leftarrow$                                                                        |                                                                           |                                                      |  |  |  |  |
|       | MEM/WB.ALUoutput;                                                                                                   |                                                                           |                                                      |  |  |  |  |

**IF:** Además de **cargar la instrucción y calcular el nuevo PC**, **guardamos** el PC incrementado tanto en el PC como en como en el registro intermedio **NPC**, **para** posterior uso en **el computo del destino del salto**.

**ID:** Cargamos los registros, extendemos el signo de los 16 bits bajos de IR y pasamos el IR y el NPC.

EX: Realizamos una operación ALU o el cálculo de una dirección. Pasamos el IR y el registro B (si la instrucción es store). Además ponemos el valor de cond a 1 si la instrucción es un salto efectivo.

MEM: Accedemos a memoria. Escribimos el PC si es necesario y pasamos los valores necesarios a la última etapa.

WB: Actualizamos el banco de registros bien con el valor de ALUoutput o con el valor cargado de memoria.

Por simplicidad siempre pasamos el registro IR entero de una etapa a otra, si bien a medida que evolucionamos en el cauce se necesita menos información de IR.

#### Rendimiento segmentado

La segmentación incrementa la productividad de las instrucciones de la CPU (número de instrucciones completas por unidad de tiempo) pero no reduce el tiempo de ejecución de una instrucción individual.

De hecho, normalmente se ve incrementado el tiempo de ejecución de instrucciones individuales debido a la sobrecarga en el control de la segmentación.

El incremento en la productividad de instrucciones significa que los programas se ejecutan más rápido y tienen menor tiempo total de ejecución, incluso con tiempos de ejecución de instrucciones individuales superiores.

**Ejemplo.** Considerando la máquina no segmentada de la sección previa. Supongamos que tiene un ciclo de reloj de 10ns y que usa cuatro ciclos para las operaciones ALU y saltos y cinco ciclos para las operaciones de memoria. Supongamos que las frecuencias relativas para estas operaciones son 40%,20% y 40% respectivamente. Suponemos que segmentar la máquina añade 1ns de recarga al ciclo de reloj. Ignorando cualquier impacto sobre la latencia, ¿Qué ganancia en el índice de ejecución de instrucciones se obtiene de la segmentación?

El tiempo de ejecución medio por instrucción de la máquina sin segmentación es: Tiempo de ejecución medio por instrucción = Ciclo de reloj x CPI medio = 10 ns x ((0.4+0.2)x4 + 0.4x5) = 10 ns x 4.4 = 44 ns.

En la implementación segmentada, el ciclo de reloj debe ir a la velocidad de la etapa más lenta más sobrecargas, que puede ser 10+1=11 ns; este es el tiempo de ejecución medio por instrucción. Por eso, la ganancia para la segmentación es:

$$G_s = \frac{tiempo\ medio\ instrucción\ sin\ segmentación}{tiempo\ medio\ instrucción\ con\ segmentación} = \frac{44ns}{11ns} = 4$$

**Ejemplo**. Supongamos que los tiempos requeridos para las cinco unidades funcionales, que operan en cada uno de los cinco ciclos son: 10ns, 8ns, 10ns, 10ns y 7 ns. Suponemos que la segmentación añade 1ns de sobrecarga. Buscar la ganancia frente a la versión monociclo.

Puesto que la máquina no segmentada ejecuta todas las instrucciones en un único ciclo de reloj, su tiempo medio por instrucción es simplemente el tiempo del ciclo de reloj. El tiempo del ciclo de reloj es igual a la suma de los tiempos para cada paso de la ejecución.

Tiempo de ejecución medio por instrucción = 10 + 8 + 10 + 10 + 7 = 45 ns

El tiempo del ciclo de reloj en la máquina segmentada debe ser el tiempo más largo de cada una de las etapas (10ns) más la sobrecarga de 1 ns, sumando un total de 11ns. Como el CPI es 1, esto conduce a un tiempo de ejecución medio por instrucción de 11ns.

$$G_s = \frac{tiempo\ medio\ instrucción\ sin\ segmentación}{tiempo\ medio\ instrucción\ con\ segmentación} = \frac{45ns}{11ns} = 4.1$$

La segmentación puede entenderse como una mejora del CPI, que es lo que típicamente entendemos o como una reducción del ciclo de reloj.

## 1.2.3. Riesgos de la segmentación

Hay situaciones de riesgo que impiden que se ejecuta la siguiente instrucción del flujo, estos riesgos reducen la ganancia.

#### Tres clases de riesgos

#### 1. Riesgos estructurales

Surgen de conflictos de los recursos cuando el hardware no puede soportar todas las combinaciones de instrucciones en ejecución.

#### 2. Riesgos por dependencias de datos

Surgen cuando una instrucción depende de los resultados de una instrucción anterior.

#### 3. Riesgos de control.

Surgen de la segmentación de los saltos y otras instrucciones que cambian el PC.

Los riesgos de la segmentación pueden hacer necesario detenerla.

Cuando una instrucción se detiene las instrucciones posteriores a esta también lo hacen (además no se buscan instrucciones nuevas), las anteriores pueden continuar.

Una detención disminuye la ganancia con respecto a la ideal.

#### Rendimiento de la segmentación con detenciones

$$G_{s} = \frac{\text{tiempo medio instrucción sin segmentación}}{\text{tiempo medio instrucción con segmentación}} = \\ = \frac{CPI \text{ sin segmentación} \cdot \text{Ciclo de reloj sin segmentación}}{CPI \text{ con segmentación} \cdot \text{Ciclo de reloj con segmentación}} = \\ = \frac{Ciclo \text{ de reloj sin segmentación}}{Ciclo \text{ de reloj con segmentación}} \times \frac{CPI \text{ sin segmentación}}{CPI \text{ con segmentación}}$$

La segmentación puede entenderse como una mejora del CPI o como una reducción del ciclo de reloj.

#### Segmentación como una mejora del CPI

Vamos a suponer que el CPI ideal de un cauce es 1, de forma que podemos calcular el CPI de una cauce:

CPI con segmentación =  $CPI_{ideal}$  + Ciclos de reloj de det ención de la segmentación por instrución = 1 + Ciclos de reloj de det ención de la segmentación por instrución

Ignorando el incremento potencial en el ciclo de reloj debido a la segmentación, y asumiendo que las etapas están equilibradas, podemos igualar el ciclo de reloj de las dos máquinas:

$$G_s = \frac{CPI \text{ sin segmentación}}{1 + ciclos de reloj de det ención de la segmentación por instrucción}$$

Un caso simple e importante es aquel en el que todas las instrucciones tardan el mismo número de ciclos que además es igual al número de etapas del cauce (profundidad de la segmentación). En este caso, el CPI sin segmentación es igual a la profundidad del cauce y por lo tanto:

$$G_s = \frac{\text{Profundidad de la segmentación}}{1 + ciclos de reloj de \det ención de la segmentación por instrucción}$$

Si no hubiese detenciones esto llevaría al resultado intuitivo de que la segmentación puede mejorar el rendimiento en la magnitud de la profundidad de la segmentación.

#### Segmentación como una reducción del ciclo de reloj.

Alternativamente si entendemos la segmentación como una mejora del ciclo de reloj, entonces podemos suponer que el CPI de la máquina no segmentada así como el de la segmentada vale 1. Esto nos lleva a:

$$\begin{split} G_s &= \frac{\textit{CPI} \; \text{sin} \; \textit{segmentación}}{\textit{CPI} \; \textit{con} \; \textit{segmentación}} \times \frac{\textit{Ciclo} \; \textit{de} \; \textit{reloj} \; \text{sin} \; \textit{segmentación}}{\textit{Ciclo} \; \textit{de} \; \textit{reloj} \; \textit{con} \; \textit{segmentación}} \\ &= \frac{1}{1 + \textit{ciclosde} \; \text{det} \; \textit{ención} \; \textit{por instrucción}} \times \frac{\textit{Ciclo} \; \textit{de} \; \textit{reloj} \; \text{sin} \; \textit{segmentación}}{\textit{Ciclo} \; \textit{de} \; \textit{reloj} \; \textit{con} \; \textit{segmentación}} \end{split}$$

En el caso de que las etapas del cauce estén equilibradas y no exista sobrecarga, el ciclo de reloj en la máquina segmentada es menor que el ciclo de reloj de la máquina no segmentada en un factor igual a la profundidad del cauce.

$$\label{eq:ciclo} \begin{aligned} \textit{Ciclo de reloj sin segmentación} &= \frac{\textit{Ciclo de reloj sin segmentación}}{\textit{profundidad de la segmentación}} \\ &= \frac{\textit{Ciclo de reloj sin segmentación}}{\textit{Ciclo de reloj con segmentación}} \end{aligned}$$

#### Esto nos lleva a

$$\begin{split} G_s = & \frac{1}{1 + ciclos de \det enci\'on \ por instrucci\'on} \times \frac{Ciclo \ de \ reloj \ \sin \ segmentaci\'on}{Ciclo \ de \ reloj \ con \ segmentaci\'on} \\ = & \frac{1}{1 + ciclos de \det enci\'on \ por instrucci\'on} \times profundidad \ de \ la \ segmentaci\'on \end{split}$$

Esto nos llevaría, de nuevo, al resultado intuitivo de que la segmentación puede mejorar el rendimiento en la magnitud de la profundidad de la segmentación, si no hubiese detenciones.

## 1.2.4. Riesgos estructurales

Si alguna combinación de instrucciones no puede darse en el cauce por conflicto de recursos, se dice que la máquina tiene un riesgo estructural.

Cuando una máquina se segmenta, **la ejecución solapada** de instrucciones **necesita la segmentación de unidades funcionales** y la **duplicación de recursos** para permitir todas las posibles combinaciones de instrucciones en el cauce.

#### Dos formas de encontrar riesgos estructurales

#### Unidades funcionales que no están completamente segmentada

Los casos más comunes de riesgos estructurales surgen cuando alguna **unidad funcional no esta completamente segmentada**. En ese caso una secuencia de instrucciones usando esta unidad no segmentada no puede proceder a razón de una instrucción por ciclo. **Ejemplo**: Unidad aritmética en punto flotante que no permite segmentación.

#### Recurso que no se ha duplicado lo suficiente

Otra forma habitual de encontrar riesgos estructurales es cuando **un recurso no se ha duplicado lo suficiente** para soportar todas las combinaciones.

Por **ejemplo**, una máquina puede tener **un solo puerto de escritura en el banco de registros**, pero en determinadas circunstancias, la segmentación puede necesitar realizar dos escrituras en un único ciclo. Esto generará un riesgo estructural.

**Cuando** una secuencia de instrucciones **encuentre este riesgo**, el cauce **detendrá** una de las instrucciones hasta que la unidad requerida este libre. Estas detenciones incrementarán el CPI ideal de valor 1.

#### Ejemplo: Algunas máquinas segmentadas comparten una única memoria para datos e instrucciones.

Como resultado de esto, cuando una instrucción contiene una referencia a un dato de memoria, entrará en conflicto con la referencia a instrucción de una instrucción posterior, como podemos ver en la figura.

La instrucción load usa la memoria para un acceso a datos al mismo tiempo que la instrucción 3 quiere ser cargada desde memoria.



#### Detenemos la segmentación durante un ciclo de reloj cuando ocurre el acceso a los datos de memoria.

A las detenciones se les llama burbujas, ya que flotan en el cauce ocupando espacio pero sin realizar trabajo.

El efecto es que **ninguna instrucción terminará durante el ciclo de reloj 8,** instante de finalización normal de la instrucción 3. Asumimos que la instrucción 1 no es load ni store, en ese caso la instrucción 3 no puede comenzar su ejecución.



En lugar de dibujar el camino de datos segmentado cada vez, los diseñadores a menudo indican el comportamiento de las detenciones usando diagramas simples con los nombres de las etapas, como en la figura.

La figura muestra la detención indicando el ciclo donde no ocurren acciones y desplazando la instrucción 3 a la derecha (lo que retrasa su inicio y finalización en un ciclo).

| Nº ciclo de reloj |    |    |    |       |     |     |    |     |     |     |
|-------------------|----|----|----|-------|-----|-----|----|-----|-----|-----|
| Instrucción       | 1  | 2  | 3  | 4     | 5   | 6   | 7  | 8   | 9   | 10  |
| Load              | IF | ID | EX | MEM   | WB  |     |    |     |     |     |
| Instrucción i+1   |    | IF | ID | EX    | MEM | WB  |    |     |     |     |
| Instrucción i+2   |    |    | IF | ID    | EX  | MEM | WB |     |     |     |
| Instrucción i+3   |    |    |    | Deten | IF  | ID  | EX | MEM | WB  |     |
| Instrucción i+4   |    |    |    |       |     | IF  | ID | EX  | MEM | WB  |
| Instrucción i+5   |    |    |    |       |     |     | IF | ID  | EX  | MEM |
| Instrucción i+6   |    |    |    |       |     |     |    | IF  | ID  | EX  |

El efecto de la burbuja es ocupar los recursos para el hueco de una instrucción como si esta cruzase todo el cauce.

El impacto sobre el rendimiento es que la instrucción 3 no se completa hasta el ciclo 9 y ninguna instrucción se completa durante el octavo ciclo.

En ocasiones este diagrama se dibuja con la detención ocupando una fila completa y la instrucción i+3 desplazada a la fila siguiente, en cualquier caso el efecto es el mismo, ya que la instrucción i+3 no comienza su ejecución hasta el ciclo 5.

**Ejemplo.** Veamos cuanto puede costar el riesgo estructural load. Supongamos que las referencias a datos constituyen un 40% de la mezcla, y que el CPI ideal de la máquina segmentada, ignorando el riesgo estructural es 1. Suponemos que la máquina con el riesgo estructural tiene una frecuencia de reloj que es 1.05 veces mayor que la frecuencia de reloj que la máquina sin el riesgo. Descartando otras perdidas de rendimiento. ¿Es la segmentación con el riesgo estructural más o menos rápida que sin el y en que magnitud?.

Calculando el tiempo medio por instrucción:

Tiempo medio por instrucción = CPI x Ciclo de reloj

El tiempo medio por instrucción para la máquina ideal es (al no tener detenciones)

Tiempo medio por instrucción ideal = Ciclo de reloj ideal

El tiempo medio por instrucción para la máquina con el riesgo estructural es:

Tiempo medio por instrucción = CPI x Ciclo de reloj = 
$$(1+0.4\cdot1)\cdot\frac{Ciclode\,reloj_{ideal}}{1.05} = 1.3\cdot Ciclode\,reloj_{ideal}$$

Claramente la máquina sin el riesgo estructural es 1.3 veces más rápida.

## 1.2.5. Riesgos por dependencia de datos

El mayor efecto de la segmentación es cambiar la secuenciación relativa de las instrucciones al solapar su ejecución. Esto introduce los riesgos de datos y de control.

Los riesgos de datos ocurren cuando la segmentación cambia el orden de los accesos lectura/escritura a los operandos y en consecuencia dicho orden difiere del secuencial en una máquina no segmentada.

Vamos a considerar la ejecución segmentada de las siguientes instrucciones:



Todas las instrucciones tras la ADD usan el resultado que esta calcula.

#### 1. Riesgo de datos de la primera instrucción (SUB)

La instrucción ADD escribe el valor de R1 en la etapa WB, pero la instrucción SUB lee el valor durante su etapa ID. La instrucción SUB leerá el valor erróneo e intentará utilizarlo.

#### El valor usado por la instrucción SUB ni siquiera es determinístico:

Aunque podemos pensar que es lógico asumir que SUB siempre usa el valor de R1 que le fue asignado por una instrucción previa a la ADD, esto no siempre ocurre. Si ocurre una interrupción entre las instrucciones ADD y SUB, el estado WB de la instrucción ADD se completará, y el valor de R1 en este punto será el resultado de la ADD. Este comportamiento impredecible es evidentemente inaceptable.

#### 2. Riesgo de datos de la segunda instrucción (AND)

La instrucción AND también se ve afectada por este riesgo. Como podemos ver en la figura, la escritura de R1 no se completa hasta el final del ciclo 5. Por lo tanto la instrucción AND que lee el registro durante el ciclo 4 recibirá resultados erróneos.

#### 3. Riesgo de datos de la tercera instrucción (OR)

La instrucción OR puede hacerse funcionar sin que incurra en un riesgo con una técnica de implementación simple. La técnica propone la realización de las **lecturas del banco de registros en la segunda mitad del ciclo y las escrituras en la primera mitad**. Esta técnica, permite que la instrucción OR se ejecute perfectamente.

La instrucción **XOR funciona adecuadamente**, porque la lectura de sus registros ocurre en el ciclo 6, después de la escritura del registro.

### 1.2.5.1. La técnica del adelantamiento

El problema de **los riesgos de datos** puede ser **resuelto** con una **técnica hardware** simple **denominada adelantamiento** (forwarding, bypassing, short-circuiting).

La clave del adelantamiento es que el resultado no se necesita realmente en la instrucción SUB hasta después de que la ADD realmente los produce.

Si el resultado puede moverse desde donde lo produce la ADD (el registro EX/MEM) hasta donde lo necesita la SUB (los cerrojos de entrada de la ALU) entonces la necesidad de detención puede evitarse.

Usando esta observación el adelantamiento trabaja de la siguiente forma:

- 1. El **resultado de la ALU** del registro EX/MEM **siempre se realimenta** a los cerrojos de entrada de la ALU.
- 2. Si el hardware de adelantamiento detecta que la instrucción ALU previa ha escrito el registro correspondiente a una fuente de la operación ALU en curso, la lógica de control selecciona el valor adelantado como valor de entrada a la ALU en lugar del valor leído en el banco de registros.

#### Completamente determinístico

Observar como con el adelantamiento, si la SUB se detiene, la ADD se completará y el adelantamiento no será activado. Esto es cierto también para el caso de una interrupción entre las dos instrucciones.

La figura siguiente muestra el ejemplo con las rutas de adelantamiento Esta secuencia de código puede ser implementada sin detenciones.



Las entradas para las instrucciones SUB y AND se adelantan desde los registros intermedios EX/MEM y MEM/WB respectivamente, a la primera entrada de la ALU.

La OR recibe el resultado mediante adelantamiento a través del banco de registros, situación fácilmente implementable sin más que leer el banco de registros en la segunda mitad del ciclo y escribirlo en la primera, como indican las líneas punteadas.

Observa que el resultado adelantado puede ir a cualquiera de las entradas de la ALU, de hecho ambas entradas de la ALU pueden usar entradas adelantadas tanto desde el mismo registro intermedio como desde diferente registro intermedio. Esto podría ocurrir, por ejemplo, si la instrucción AND fuese AND R6, R1, R4.

#### Generalización del adelantamiento

El adelantamiento puede generalizarse para incluir el paso de resultados directamente a la unidad funcional que los requiere: **un resultado se adelanta desde la salida de una unidad a la entrada de otra**, en lugar de permitir únicamente desde el resultado de una unidad a la entrada de la misma unidad.



Para prevenir una detención en esta secuencia, podemos necesitar **adelantar** los valores de **R1 y R4 desde** los **registros intermedios hasta** las **entradas** de la **ALU y** la **memoria de datos**.

La instrucción STORE requiere un operando durante MEM. El resultado de la instrucción LOAD se adelanta desde la salida de la memoria en MEM/WB a la entrada de la memoria para ser almacenado.

Además, la salida de la ALU se adelanta a la entrada de la ALU para el cálculo de la dirección tanto en la instrucción LOAD como en la STORE (esto no es diferente de adelantar a otro operación ALU).

En DLX, podemos requerir una ruta de adelantamiento desde cualquier registro intermedio hacia la entrada de cualquier unidad funcional.

Como tanto la ALU como la memoria de datos aceptan operandos, se necesitan rutas de adelantamiento hacia sus entradas desde los registros intermedios ALU/MEM y MEM/WB.

Adicionalmente, DLX usa **una unidad de detección de cero** que opera durante el ciclo EX, y el adelantamiento a esa unidad puede ser necesario también. Más tarde en esta sección exploraremos todas las rutas de adelantamiento necesarias y el control de esas rutas.

# 1.2.5.2. Riesgos de datos que requieren detenciones

No todos los riesgos de datos potenciales pueden tratarse mediante adelantamiento.

#### 1<sup>a</sup> instrucción posterior

La instrucción LW no tiene el dato hasta el final del ciclo 4 (su ciclo MEM), mientras que la instrucción SUB necesita el dato en el inicio de ese ciclo de reloj. Por eso, la consecuencia de usar el resultado de una instrucción load no puede ser completamente eliminado simplemente con hardware. Como muestra la figura, una ruta de adelantamiento como esa tiene que operar hacia atrás en el tiempo.

#### 2ª instrucción posterior

Podemos adelantar el resultado inmediatamente a la ALU desde los registros MEM/WB para usar en la operación AND, que comienza dos ciclos después de la load.

#### 3ª instrucción posterior

Así mismo, la instrucción OR no tiene problema, ya que recibe el valor a través del banco de registros.



#### Hardware de interbloqueo

Necesitamos añadir hardware de interbloqueo del cauce, para preservar el patrón de ejecución correcto. En general, el hardware de interbloqueo, detecta un riesgo y detiene el cauce hasta que el riesgo se ha aclarado.

En este caso, el interbloqueo detiene el cauce, empezando por la instrucción que quiere usar el dato hasta que la instrucción fuente los produce.

Este interbloqueo del cauce introduce una detención o burbuja, como se hacía para los riesgos estructurales.

#### Observamos el cauce con la detención y el adelantamiento legal.

Debido a que la detención causa que el comienzo de la SUB se desplace un ciclo después, el adelantamiento a la instrucción AND va ahora a través del banco de registros y no se necesita adelantamiento para la instrucción OR.

No comienza ninguna instrucción durante el ciclo 4 (y ninguna finaliza durante el ciclo 6).



La figura muestra el cauce antes y después de la detención

| LW  | R1, 0(R2)  | IF | ID | EX | MEM | WB  |     |     |    |  |
|-----|------------|----|----|----|-----|-----|-----|-----|----|--|
| SUB | R4, R1, R5 |    | IF | ID | EX  | MEM | WB  |     |    |  |
| AND | R6, R1, R7 |    |    | IF | ID  | EX  | MEM | WB  |    |  |
| OR  | R8, R1, R9 |    |    |    | IF  | ID  | EX  | MEM | WB |  |

| LW  | R1, 0(R2)  | IF | ID | EX | MEM   | WB |     |     |     |    |
|-----|------------|----|----|----|-------|----|-----|-----|-----|----|
| SUB | R4, R1, R5 |    | IF | ID | Deten | EX | MEM | WB  |     |    |
| AND | R6, R1, R7 |    |    | IF | Deten | ID | EX  | MEM | WB  |    |
| OR  | R8, R1, R9 |    |    |    | Deten | IF | ID  | EX  | MEM | WB |

#### **Ejemplo**

Suponer que el 30% de las instrucciones son cargas y que la mitad de veces la instrucción que sigue a una instrucción de carga depende del resultado de la carga. Si este riesgo crea un retardo de un solo ciclo ¿Cuantas veces es más rápida la máquina ideal segmentada (con un CPI de 1) que no retarda la segmentación, si se compara con una segmentación más realista? Ignoramos cualquier otro tipo de detención.

 $\begin{aligned} & CPI_{instrucción \ siguiente \ a \ una \ carga} = 1.5 \\ & CPI_{efectivo} = 0.7*1 + 0.3*1.5 = 1.15 \\ & La \ máquina \ ideal \ es \ 1.15 \ veces \ más \ rápida. \end{aligned}$ 

#### Planificación del compilador para los riesgos de datos.

Muchos tipos de detenciones son muy frecuentes.

El patrón general de generación de código para una sentencia del tipo A=B+C produce una detención para la carga del valor del segundo dato C.

El almacenamiento de A no provoca otra detención, ya que el resultado de la suma puede adelantarse a la memoria de datos para que sea usado por la store.



En lugar de permitir que el cauce se detenga, el compilador puede intentar planificar la segmentación para evitar estas detenciones mediante la reorganización del código para eliminar los riesgos.

Por ejemplo, el compilador puede intentar evitar generar código con una instrucción load seguida por el uso inmediato del registro destino de la load. Esta técnica se llama planificación del cauce o planificación de las instrucciones.

#### **Ejemplo**

Generar código de DLX que evite detenciones del cauce para la siguiente secuencia:

$$a = b + c$$
$$d = e + f$$

 $\begin{array}{c} LW\ R_b,\ b\\ LW\ R_c,\ c\\ LW\ R_e,\ e\\ ADD\ R_a,\ R_b,\ R_c\\ LW\ R_f,\ f\\ SW\ a,\ R_a\\ SUB\ R_d,\ R_e,\ R_f\\ SW\ d\ R_d \end{array}$ 

Evitamos los interbloqueos:

 $LW \ R_c, c \ / \ ADD \ R_a, \ R_b, \ R_c \\ LW \ R_f, f \ / \ SUB \ R_d, \ R_e, \ R_f$ 

#### Implementación de la detección de riesgos por dependencias de datos.

**Emisión**: Es el proceso de evolucionar desde la fase ID a la EX.

Para la segmentación **DLX** todos **los riesgos de datos pueden detectarse durante** la etapa **ID**.

En caso de riesgo se detiene la emisión de la instrucción. Una instrucción que ha realizado este paso se dice que se ha emitido.

De igual modo, **podemos determinar que adelantamiento será necesario durante ID** y fijar el control apropiado.

La detección temprana de interbloqueos en el cauce reduce la complejidad del hardware, porque nunca tiene que suspender una instrucción que ha actualizado el estado de la máquina, a no ser que se detenga la máquina por completo.

## Situaciones detectables por el hardware de detección de riesgos al comparar los destinos y fuentes de instrucciones.

Esta tabla muestra que la única comparación requerida es entre el destino y las fuentes de las dos instrucciones siguientes a la instrucción que escribió el destino. En el caso de una detención, las dependencias del cauce serán como el tercer caso una vez continúa la ejecución.

| Situación                  | Secuencia de código ejemplo                                 | Acción                                  |
|----------------------------|-------------------------------------------------------------|-----------------------------------------|
| No dependencia             | LW $\mathbf{R}_{1}$ , 45( $\mathbf{R}_{2}$ )                | No hay riesgo. No existe                |
|                            | ADD $R_5$ , $R_6$ , $R_7$                                   | dependencia sobre R <sub>1</sub> en las |
|                            | SUB R <sub>8</sub> , R <sub>6</sub> , R <sub>7</sub>        | tres instrucciones siguientes.          |
|                            | OR R <sub>9</sub> , R <sub>6</sub> , R <sub>7</sub>         |                                         |
| Dependencia que requiere   | LW $\mathbf{R}_1, 45(\mathbf{R}_2)$                         | Los comparadores detectan               |
| detención                  | ADD $R_5$ , $\mathbf{R_1}$ , $R_7$                          | el uso de R <sub>1</sub> en ADD y       |
|                            | SUB R <sub>8</sub> , R <sub>6</sub> , R <sub>7</sub>        | detienen ADD (y SUB y OR)               |
|                            | OR R <sub>9</sub> , R <sub>6</sub> , R <sub>7</sub>         | antes que ADD comience EX               |
| Dependencia superada por   | LW $\mathbf{R}_1, 45(\mathbf{R}_2)$                         | Los comparadores detectan               |
| adelantamiento             | ADD $R_5$ , $R_6$ , $R_7$                                   | el uso de R <sub>1</sub> en SUB y       |
|                            | SUB R <sub>8</sub> , <b>R</b> <sub>1</sub> , R <sub>7</sub> | adelantan el resultado de la            |
|                            | OR R <sub>9</sub> , R <sub>6</sub> , R <sub>7</sub>         | carga a la ALU en el instante           |
|                            |                                                             | en que SUB comienza EX.                 |
| Dependencia con accesos en | LW $\mathbf{R}_{1}, 45(\mathbf{R}_{2})$                     | No se requiere acción porque            |
| orden                      | ADD R5, R6, R7                                              | la lectura de R <sub>1</sub> por OR se  |
|                            | SUB R <sub>8</sub> , R <sub>6</sub> , R <sub>7</sub>        | presenta en la segunda mitad            |
|                            | OR $R_9, \mathbf{R}_1, R_7$                                 | de la fase ID, mientras que la          |
|                            |                                                             | escritura del dato cargado se           |
|                            |                                                             | presentó en la primera mitad.           |

#### Implementación del interbloqueo load

Si hay un riesgo RAW siendo la instrucción fuente una load, la instrucción load estará en la etapa EX cuando una instrucción que necesita el dato cargado este en la etapa ID.



Podemos describir todas las situaciones de riesgo posibles con una pequeña tabla, que puede ser directamente trasladada a una implementación. La tabla detecta todos los interbloqueos load cuando la instrucción que usa el resultado de la load está en la etapa ID.

| Campo código de operación          | Campo código de operación          | Comparación de campos de                            |
|------------------------------------|------------------------------------|-----------------------------------------------------|
| de ID/EX (ID/EX.IR <sub>05</sub> ) | de IF/ID (IF/ID.IR <sub>05</sub> ) | operandos                                           |
| Load                               | ALU registro registro              | ID/EX.IR <sub>1115</sub> ==IF/ID.IR <sub>610</sub>  |
| Load                               | ALU registro registro              | ID/EX.IR <sub>1115</sub> ==IF/ID.IR <sub>1115</sub> |
| Load                               | Load, store, ALU inm, o salto      | ID/EX.IR <sub>1115</sub> ==IF/ID.IR <sub>610</sub>  |

La lógica que detecta la necesidad de interbloqueos load durante la etapa ID de una instrucción requiere tres comparaciones.

Las líneas 1 y 2 de la tabla comprueban si el registro destino de la load es uno de los registros fuente para una operación registro registro en ID.

La línea 3 de la tabla determina si el registro destino de la load es una fuente para una dirección efectiva de una load o store, una ALU con inmediato o una comprobación de salto.

## Implementación de la lógica de adelantamiento



La implementación de la lógica de adelantamiento es similar, aunque hay **más casos que considerar.** 

La observación clave necesaria para implementar la lógica de adelantamiento es que los registros intermedios contienen tanto los datos que hay que adelantar así como los campos de los registros fuente y destino.

Todo adelantamiento, lógicamente, ocurre:

Desde la salida de la ALU o la memoria de datos Hacia la entrada de la ALU, la memoria de datos o la unidad de detección de ceros.

| Registro intermedio | Código de operación de | Registro intermedio | Código de operación de                          | Destino del resultado     | Comparación (si igual entonces                          |
|---------------------|------------------------|---------------------|-------------------------------------------------|---------------------------|---------------------------------------------------------|
| con la              | la                     | con la              | la                                              | adelantado                | adelantar)                                              |
| instrucción         | instrucción            | instrucción         | instrucción                                     |                           | ,                                                       |
| fuente              | fuente                 | destino             | destino                                         |                           |                                                         |
| EX/MEM              | ALU rer-reg            | ID/EX               | ALU rer-reg<br>ALU inm<br>Load, store<br>Branch | Entrada alta<br>de la ALU | EX/MEM.IR <sub>1620</sub> =<br>ID/EX.IR <sub>610</sub>  |
| EX/MEM              | ALU rer-reg            | ID/EX               | ALU rer-reg                                     | Entrada baja<br>de la ALU | EX/MEM.IR <sub>1620</sub> =<br>ID/EX.IR <sub>1115</sub> |
| MEM/WB              | ALU rer-reg            | ID/EX               | ALU rer-reg<br>ALU inm<br>Load, store<br>Branch | Entrada alta<br>de la ALU | MEM/WB.IR <sub>1620</sub> =<br>ID/EX.IR <sub>610</sub>  |
| MEM/WB              | ALU rer-reg            | ID/EX               | ALU rer-reg                                     | Entrada baja<br>de la ALU | MEM/WB.IR <sub>1620</sub> = ID/EX.IR <sub>1115</sub>    |
| EX/MEM              | ALU inm                | ID/EX               | ALU rer-reg<br>ALU inm<br>Load, store<br>Branch | Entrada alta<br>de la ALU | EX/MEM.IR <sub>1115</sub> =<br>ID/EX.IR <sub>610</sub>  |
| EX/MEM              | ALU inm                | ID/EX               | ALU rer-reg                                     | Entrada baja<br>de la ALU | EX/MEM.IR <sub>1115</sub> =<br>ID/EX.IR <sub>1115</sub> |
| MEM/WB              | ALU inm                | ID/EX               | ALU rer-reg<br>ALU inm<br>Load, store<br>Branch | Entrada alta<br>de la ALU | MEM/WB.IR <sub>1115</sub> =<br>ID/EX.IR <sub>610</sub>  |
| MEM/WB              | ALU inm                | ID/EX               | ALU rer-reg                                     | Entrada baja<br>de la ALU | MEM/WB.IR <sub>1115</sub> =<br>ID/EX.IR <sub>1115</sub> |
| MEM/WB              | Load                   | ID/EX               | ALU rer-reg<br>ALU inm<br>Load, store<br>Branch | Entrada alta<br>de la ALU | MEM/WB.IR <sub>1115</sub> =<br>ID/EX.IR <sub>610</sub>  |
| MEM/WB              | Load                   | ID/EX               | ALU rer-reg                                     | Entrada baja<br>de la ALU | MEM/WB.IR <sub>1115</sub> = ID/EX.IR <sub>1115</sub>    |

Adicionalmente a los comparadores y lógica combinacional necesaria para determinar cuando se necesita habilitar una ruta de adelantamiento, además necesitamos aumentar los multiplexores en las entradas de la ALU y añadir las conexiones desde los registros intermedios que se usan para adelantar los resultados. La figura muestra los segmentos relevantes del camino de datos segmentado con los multiplexores adicionales y las conexiones.



Adelantar los resultados a la ALU requiere la incorporación de tres entradas adicionales en cada multiplexor de la ALU y la incorporación de tres rutas a las nuevas entradas. Las rutas corresponden al adelantamiento de (1) la salida de la ALU al final de EX (2) la salida de la ALU al final de la etapa MEM y (3) la salida de la memoria al final de la etapa MEM.

Para DLX, el hardware de detección de riesgos y adelantamiento es razonablemente simple; veremos que estas cosas se complican cuando extendamos esta segmentación para tratar con punto flotante. Antes necesitamos tratar los saltos.

## 1.2.6. Riesgos de control

Los **riesgos de control** pueden provocar **mayor pérdida** de rendimiento **que** los riesgos por **dependencia de datos**.

Cuando se ejecuta un salto pueden ocurrir dos cosas, en función de la evaluación de la condición de salto (realizada en fase EX):

El salto es efectivo: El PC cambia su valor por una dirección nueva calculada por la ALU.

**ALUoutput**  $\leftarrow$  **PC** + ((**IRl**<sub>16</sub>)<sup>16</sup>##**IRl**<sub>16...31</sub>);

El cambio del PC no se realiza hasta el final de MEM, después de completar el cálculo de la dirección y la comparación.

El salto no es efectivo: El PC cambia su valor por PC+4.

El **método más simple** de tratar con saltos es **detener el cauce tan pronto** como **detectemos** el **salto** antes de alcanzar la etapa MEM, que determina el nuevo PC.



La detención no ocurre hasta después de la etapa ID (no queremos parar el cauce hasta que sepamos que la instrucción es un salto).



El ciclo IF de la instrucción siguiente al salto debe repetirse en cuanto conocemos el resultado del salto. Por eso, el primer ciclo IF es esencialmente una detención, porque nunca realiza trabajo útil.

Esta detención puede implementarse fijando el registro IF/ID a cero en los tres ciclos. Debemos resaltar que si el salto no es efectivo, entonces la repetición de la etapa IF es innecesaria ya que la instrucción correcta fue cargada.

Un salto causa una detención de tres ciclos en el cauce DLX: Un ciclo corresponde la repetición de IF y dos ciclos están inactivos.

Vamos a desarrollar varios esquemas para sacar partido a este hecho, pero en primer lugar vamos a examinar como podríamos reducir la penalización del salto en el peor caso.

#### **Ejemplo**

Supongamos una frecuencia de salto de un 30% y un CPI ideal de 1, ¿Qué relación de velocidad encontramos entre la máquina segmentada ideal y la máquina con detenciones por saltos?.

$$\begin{aligned} & CPI_{ideal} = 1 \\ & CPI_{maquina \ con \ detenciones \ por \ saltos} = 0.3*4 + 0.7*1 = 1.2 + 0.7 = 1.9 \end{aligned}$$

Relación de rendimiento = 
$$\frac{1.9}{1}$$

#### Reducción del número de ciclos de detención de salto

La relación de rendimiento entre la máquina ideal y la máquina con detenciones por saltos es de aproximadamente el doble de rendimiento en la ideal.

Por lo tanto, **la reducción del número de ciclos de detención** sea un **factor crítico**.

El número de ciclos de reloj en una detención por salto puede reducirse mediante dos pasos:

- 1. Encontrar si el salto es efectivo o no efectivo antes en el cauce
- 2. Calcular antes el PC efectivo (por lo tanto la dirección destino del salto).

Para optimizar el comportamiento del salto, **deben realizarse ambas cosas** –no sirve de nada conocer el destino del salto sin saber sin saber si este es efectivo. Ambos pasos deben realizarse lo antes posible en el cauce.

#### En DLX los saltos (BEQZ y BNEZ) requieren comprobar si un registro es igual a cero.

Es posible completar esta decisión al final del ciclo ID moviendo el test cero a este ciclo.

Para aprovechar este adelantamiento de la decisión de salto, ambos **PCs** (**efectivo** y **no efectivo**) **deben calcularse previamente**.

Computar el destino del salto durante ID requiere un sumador adicional porque la ALU, no esta disponible hasta EXE. La figura muestra el camino de datos revisado.



## En estas condiciones sólo es necesario un ciclo de detención en los saltos.



Estructura revisada de la segmentación, se muestra el uso de un sumador separado para calcular la dirección destino del salto:

| Etapa | Cualquier instrucción                                          |                                                        |                       |  |  |  |  |
|-------|----------------------------------------------------------------|--------------------------------------------------------|-----------------------|--|--|--|--|
| IF    | $IF/ID.IR \leftarrow Mem[PC];$                                 |                                                        |                       |  |  |  |  |
|       | IF/ID.NPC, PC $\leftarrow$ ( if (Regs                          |                                                        |                       |  |  |  |  |
|       | {IF/ID.N                                                       | PC+(IF/ID.IR <sub>16</sub> ) <sup>16</sup> ## IF/ID.IR | 1631}                 |  |  |  |  |
|       |                                                                | else {PC+4});                                          |                       |  |  |  |  |
|       |                                                                |                                                        |                       |  |  |  |  |
|       | $ID/EX.A \leftarrow Regs [IF/ID.IR_6]$                         | $[510]$ ; ID/EX.B $\leftarrow$ Regs [IF/ID.            | IR <sub>1115</sub> ]; |  |  |  |  |
| ID    | ID/EX.IR ← IF/ID.IR                                            |                                                        |                       |  |  |  |  |
|       | $ID/EX.Inm \leftarrow (IF/ID.IR_{16})^{16} ## IF/ID.IR_{1631}$ |                                                        |                       |  |  |  |  |
|       | Instrucción ALU Instrucción load o store Instrucción de salto  |                                                        |                       |  |  |  |  |
| EX    |                                                                |                                                        |                       |  |  |  |  |
| MEM   |                                                                |                                                        |                       |  |  |  |  |
| WB    |                                                                |                                                        |                       |  |  |  |  |

Tanto el cálculo de la dirección de salto como la evaluación de la condición se realiza para todas las instrucciones.

Sólo se sustituye el PC en caso de evaluación positiva de la condición y de que la instrucción sea de salto. Por lo tanto la decodificación de la instrucción deberá ser previa a la carga del PC con el valor correspondiente.

En algunas máquinas, los riesgos por saltos son incluso más caros en ciclos de reloj que en nuestro ejemplo, puesto que el tiempo para evaluar la condición de salto y computar el destino puede ser incluso mayor.

El retardo por salto, a no ser que sea tratado, se transforma en una penalización por salto.

Muchas máquinas antiguas que implementan conjuntos de instrucciones más complejos tienen retardos por saltos de cuatro ciclos de reloj o más y las máquinas segmentadas de mayor profundidad a menudo tienen penalizaciones por salto de seis o siete ciclos de reloj.

Muchas máquinas VAX tienen retardos de salto de cuatro ciclos de reloj como mínimo.

En general, cuanto más profundo es el cauce, peor es la penalización en ciclos de retardo para los saltos.

# Reducción de las penalizaciones de saltos en la segmentación.

Estudiaremos **cuatro métodos de reducción** de penalizaciones debidas a saltos.

### Congelación de la segmentación:

El esquema más sencillo es detener todas las instrucciones después del salto, hasta conocer el destino correcto. La sencillez del esquema es su principal atractivo.



#### Predecir el salto como no efectivo

En este esquema permitimos que el hardware continúe como si el salto no se ejecutase. La complejidad radica en no cambiar el estado de la máquina hasta que no se conozca el resultado del salto. Esto supone el conocimiento de cuando una instrucción cambia el estado y como deshacer el cambio.

Se implementa continuando la búsqueda de instrucciones como si no ocurriese nada extraordinario. Si el salto es efectivo detenemos la segmentación, recomenzamos las búsquedas y deshacemos los cambios de estado (una posibilidad simple es limpiar la segmentación).

Cuando el salto no es efectivo: Se determina en ID, simplemente continuamos



Cuando el salto es efectivo durante ID, reanudamos la búsqueda en el destino del salto. Esto hace que todas las instrucciones que siguen al salto se detengan un ciclo de reloj.



#### Predecir el salto como efectivo

Una vez decodificado el salto y calculada la dirección destino, suponemos que el salto se va a realizar y comenzamos la búsqueda y ejecución en el destino.

En DLX no se conoce la dirección destino antes de conocer la evaluación del salto, por lo tanto esta estrategia no es útil. En otras máquinas con códigos de condición más potentes (más lentas) el destino del salto se conoce antes que la evaluación del salto, es en esta situación donde el esquema tiene sentido.